晶格的解决方案

所有你需要快速,轻松地完成设计

解决方案类型
设备支持bob电子竞技俱乐部
标签
供应商
  • MC CPU IP核

    IP核

    MC CPU IP核

    推进IP模块:经由AHB-精简版总线具有可选定时器和PIC子模块,所连接的32位RISC-V处理器核心到其他推进IP模块和更多。
    MC CPU IP核
  • ECP5评估板

    ECP5评估板

    评估和ECP5-5G FPGA开发 - 85K LUT中。包括慷慨IO访问和易于扩展到PMOD,Arduino的,树莓派,SERDES接口和多
    ECP5评估板
  • I3C主IP核

    IP核

    I3C主IP核

    所述MIPI I3C说明书以下总线控制器。高达12.5 MHz的推挽式,传统I2C支持多主机功能,在波段中断,热加入bob电子竞技俱乐部多
    I3C主IP核
  • I3C从IP核

    IP核

    I3C从IP核

    接口到MIPI I3C规范。高达12.5 MHz的推挽式,传统I2C支持多主机功能,在波段中断,热加入bob电子竞技俱乐部多
    I3C从IP核
  • MachXO3D分线板

    MachXO3D分线板

    小低成本板慷慨的访问MachXO3D FPGA IO通用评估和开发
    MachXO3D分线板
  • MachXO3D发展局

    MachXO3D发展局

    通用评估和开发MachXO3D与慷慨的IO访问和多个扩展连接器RaspberryPi, Arduino,格Versa,和更多。
    MachXO3D发展局
  • AHB-精简版互连模块

    IP核

    AHB-精简版互连模块

    推进IP模块:用于AHB-精简版系统完全参数化的互连 - 8到1024比特的总线宽度,地址宽度至32位,32个主站和32个从站。
    AHB-精简版互连模块
  • AHB-Lite到APB桥接模块

    IP核

    AHB-Lite到APB桥接模块

    推进IP模块:桥梁高速AHB-精简版到低功耗APB。数据总线宽度至32位。地址宽度可达32位。
    AHB-Lite到APB桥接模块
  • EFB模块

    IP核

    EFB模块

    推进IP模块:用工具在MachXO3D嵌入式功能块(EFB),包括I2C,配置块和用户闪存与APB接口。
    EFB模块
  • 系统内存模块

    IP核

    系统内存模块

    推进IP模块:提供配置嵌入式RAM块或分布式存储器接口并连接到AHB-精简版总线。
    系统内存模块
  • UART IP核

    IP核

    UART IP核

    推进IP模块:用于串行通信支持RS-232类似于NS16450 UART。bob电子竞技俱乐部
    UART IP核
  • GPIO IP核

    IP核

    GPIO IP核

    通过点阵存储器映射接口(LMMI)或高级外设总线接口(APB)检测并控制的GPIO。
    GPIO IP核
  • SPI主机IP核

    IP核

    SPI主机IP核

    通信与外部SPI从设备。可配置的数据宽度,FIFO的Tx / Rx深度,极性时钟模式和存储器接口。
    SPI主机IP核
  • SPI从IP核

    IP核

    SPI从IP核

    接口到SPI总线。可配置的数据宽度,极性,时钟模式和存储器接口。
    SPI从IP核
  • I2C从IP核

    IP核

    I2C从IP核

    接口到一个I2C总线。bob电子竞技俱乐部支持7位和10位寻址模式与可编程的SCL频率。标准,快速及高速模式八方支援 - 高达1 Mbit / s的bob电子竞技俱乐部
    I2C从IP核
  • I2C主IP核

    IP核

    I2C主IP核

    控制I2C总线。bob电子竞技俱乐部支持7位和10位寻址模式与可编程的SCL频率。标准,快速及高速模式八方支援 - 高达1 Mbit / s的bob电子竞技俱乐部
    I2C主IP核
  • I2C总线主

    参考设计

    I2C总线主

    演示如何快速和可配置的I 2 C总线主控制器可以被构造并用在晶格CPLD / FPGA器件
    I2C总线主
  • I2C主人-叉骨兼容

    参考设计

  • UART 16550 IP核

    IP核

    UART 16550 IP核

    可配置的UART端口。与PC16550D兼容。7位或8位数据宽度,1,1.5,2位停止位为Tx。多重奇偶校验和波特率选项。
    UART 16550 IP核
  • ECP5的Versa开发套件

    ECP5的Versa开发套件

    评估和开发的关键连接功能的ECP5 FPGA,包括PCI Express,千兆以太网,DDR3和通用SERDES,包括大量的演示。
    ECP5的Versa开发套件
  • 与大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方把饼干在我们的网站。继续使用这个网站,你同意使用Cookie和描述我们饼干的政策