キーフレーズ検出

ラティス新生青春デモ

音声コマンドからシステム动作に変换- このデモは超低消费电力FPGA,iCE40 UltraPlus型にキーフレーズ検出を実装しています畳み込みニューラルネットワーク(CNN =卷积神经网络)エンジンと千以上の音声サンプルをトレーニングして4つのキーフレーズから1つを検出します。

オンデバイス,オールウェイズ·オン検出- デジタルマイクを直接接続して,ラティスの推论エンジンとオールウェイズ·オン検出でキーフレーズ検出を行いますキーフレーズ検出のためのクラウド处理のための接続は必要ありません。

5.5mm.2FPGAにニューラルネットワーク -ラティスの推论エンジンはiCE40 UltraPlus型FPGAの2つのパッケージに実装可能です。ボールピッチ0.4毫米の30ボールCSPパッケージは2.15毫米X2.55毫米で业界最小のニューラルネットワークが実装できるFPGAです。ボールピッチ0.5毫米の48ピンQFNパッケージは7.0毫米X7.0毫米で低コストPCBデザインに最适です。

主な機能

  • iCE40 UltraPlus型HM01B UPduinoシールドを使用して4つの中から1つのキーフレーズを検出
  • 6レイヤCNNを1000以上の音声サンプルキーフレーズと学习
  • 1秒间に40回のキーフレーズ検出动作で7MWの消费电力
格子Sensai.

リンクに飞ぶ

ブロックダイアグラム

ドキュメント

快速参考
下载
标题 数字 版本 日期 总体安排 尺寸
HM01B0 UPduino盾构示范用户指南中的关键短语
FPGA-UG-02094 1.0 10/24/2019 PDF. 944.8 KB
MDP基于关键短语检测演示用户指南
FPGA-UG-02048 1.1 2018年9月25日 PDF. 1.1 MB.
标题 数字 版本 日期 总体安排 尺寸
MDP基于关键短语检测演示比特流
1.1 2018年9月25日 压缩 2.1MB
在HM01B0 UPduino盾示范比特流的关键短语
1.0 10/23/2019 压缩 142.5 KB

*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述Cookie政策