あらゆるあらゆるものを何何にもも
設計を完成させるための必需品
关键应用程序的完整解决方案bobappios下载地址
关键应用端到端服务bobappios下载地址
インテリジェントオートメーションを可に
デバイスをもっともっとスマート,もっともっと美に
FPGA,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,及び及び制剂
接続&アクセラレーション
使い易い完全な設計ツール
世界で最も泛泛泛泛高效ビデオブリッジfpga
世界最小のfpga
ブリッジ&拡張FPGA
端到端设计服务
电力&温度制剂
启用硅技术
高清製品を強化するHDMI, MHL,及びsuperMHLデバイス
最适な制品を选択するためのヘルプ
ヘルプが必要ですか。当社がいつでもお手伝いします
必要なFPGAソフトウェア及びIPライセンスを探す
主要な参考資料
仕事に役立つ外部リソース
获得FPGA设计的帮助
学习格子解决方案和工具
端到端供应链保护
帮助编程点阵fpga
当社のレガシー制品をを
直販,代理店,及び流通
ラティス制品を网页で购物
生産が終了したラティスの商品を購入する
ラティス社について
投资家およびアナリストのためための
ラティス社の活活
ラティス社は魅力的ですか。
小型パッケージで業界をリードするI / O数を提供:同等のfpgaと比较して1mm2あたり最大2倍のi / o数码6 x 6 mmと小型ので提供,pcieとgige(sgmii)をサポート
高速インタフェース:1.5Gbpsと最大70%高度化しした动I / O(同等のFPGAと比较).5Gbps PCIE,1.25Gbps SGMII(GIGE),1066MBPS DDR3メモリメモリもサポート
格子Nexusプラットフォーム开头:同等fpgaと比较して最大4分の1のの电力.28nm fd-soi技术ののエラー·エラー(SER)を(SER)を100分の1に低减,信息性を100倍倍上
1. QSPI模式为150 MHz标称频率
当社の开启キットとボードで设计プロセス合理化学
事前検证済み,开着期间を短缩
使いやすく,开発に必要な机能提供
*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。