あらゆるものを何にでも接続
设计を完成させるのの制品
关键应用的完整解决方案bobappios下载地址
关键应用的端到端服务bobappios下载地址
インテリジェントオートメーションを可能に
デバイスをもっとスマートに,もっと優美に
FPGA,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,CPLD,及び及び制剂
接続&アクセラレーション
使い易い完全な设计ツール
世界で最も汎用性の高いビデオブリッジFPGA
世界最小のFPGA
ブリッジ&张张FPGA
端到端设计服务
電力&温度管理
使硅技术
HD制品をを化するHDMI,MHL,及びSuperMHLデバイス
最適な製品を選択するためのヘルプ
ヘルプが必要ですか。当社当社がいつでもおお手伝いし
必要なfpgaソフトウェア及びipライセンスを探す
主要な参考资料
仕事に役立つ外部リソース
在FPGA设计方面获得帮助
学习晶格解决方案和工具
端到端供应链保护
帮助编程格子FPGA
当社のレガシー製品を見る
直贩,经理店,及び及び通
ラティス製品をWebで購入
生产が终了したラティス商品を购物する
ラティス社について
投資家およびアナリストのための情報
ラティス社の活動について
ラティス社はは力的ですか。
小型パッケージで业务をリードするi / o数码を:同等のFPGAと比較して1平方毫米あたり最大2倍のI / O数を6 x 6毫米と小型のパッケージで提供し,作为PCIeとGigE (SGMII)をサポート
高速インタフェース:1.5 gbpsと最大70%高速化した差動I / O(同等のFPGAと比較)。5作为PCIe, gbps 1.25 gbps SGMII (GigE), 1066 mbps DDR3メモリ・インタフェースもサポート
格子Nexusプラットフォーム开头:同等FPGAと比較して最大4分の1の消費電力。28nm FD-SOI技術の採用によりソフトエラー・レート(SER)を100分の1に低減し、信頼性を100倍向上
1.QSPI模式在150兆赫标称频率
当社の開発キットとボードで設計プロセスの合理化
事前検証済み,開発期間を短縮
使いやすく,開発に必要な機能を提供
*点击“更改通知”按钮,即表示您同意收到更改所选文件的通知。