PCI Express终端核心

来自Serdes接口到事务层的端点解决方案

IP表达PCI Express是一种高性能、完全可扩展、定义良好的标准,适用于各种计算和通信平台。它被定义为提供与现有PCI驱动程序和操作系统的软件兼容性。作为一种基于包的串行技术,PCI Express大大减少了所需的引脚数量,简化了电路板路由和制造。PCI Express是一种点对点技术,与PCI中的多点总线相反。每个PCI Express设备都具有与链路伙伴进行全双工通信的优势,从而大大增加了整体系统带宽。单通道的基本数据速率是32位/33 MHz PCI总线的两倍。四车道链路在每个方向上的数据速率是传统总线的八倍。

特征

顶级IP支持bob电子竞技俱乐部

  • 250兆赫参考时钟输入
  • 125 MHz,16位数据路径用户界面
  • 在传输期间创建没有ECRC或序列号的TLP
  • 接收期间没有序列号的有效TLP
  • 用于传输和接收的信用界面以及PH,PD,NPH,NPD,CPLH,CPLD信用类型
  • 通过端口的链路训练和状态状态机(LTSSM)的更高层控件
  • 访问通过端口选择配置空间信息
  • 符合PCI-SIG PCI Express 1.1基础规格
  • JUNGO Windows / Linux驱动程序支持bob电子竞技俱乐部

配置空间支持bob电子竞技俱乐部

  • PCI兼容类型0配置空间寄存器
  • 电源管理能力结构寄存器
  • MSI能力结构寄存器
  • PCI Express能力结构寄存器
  • 扩展功能寄存器寄存器bob电子竞技俱乐部

TransactionLayer.

  • bob电子竞技俱乐部支持所有类型的TLP(内存,I / O,配置和消息)
  • 虚拟通道(VC)支持1-8通道bob电子竞技俱乐部
  • 流量控制实施每VC单独的信用界面
  • 可选的ECRC代/检查
  • 电源管理用户界面

数据链路层

  • 数据链路控制和管理状态机
  • 流量控制初始化
  • ACK / NAK DLLP生成/终止
  • 电源管理DLLP的产生/终止通过简单的用户界面
  • LCRC生成/检查
  • 序列号附加/检查/删除
  • 重试缓冲区和重试管理
  • 信用可用性计算和报告

PHY层

  • 2.5 Gbps电接口
  • 序列化和反序列化(SerDes)
  • 8 b / 10 b符号编码/解码
  • 链接状态机用于符号对齐
  • 时钟公差补偿支持+/- 300ppmbob电子竞技俱乐部
  • 对车道的符号框架和应用
  • 数据扰乱
  • 链接培训和状态状态机(LTSSM)
    • 电闲置的一代
    • 接收机检测
    • TS1 / TS2生成/检测
    • 土地极性反转
    • 更高的层次控制以跳转到定义状态

跳到

框图

性能和规模

PCI Express IP配置
x4 native. x1本地 x2降级了
FPGA的家庭支持bob电子竞技俱乐部 LatticeEcp3和ECP5
最小的设备需要 LFE317E-7FN484C LFE5um-45F-7BG756CES LFE3-17E-7FN484C LFE5um-25F-7BG381C LFE317E-7FN484C LFE5um-45F-7BG756CES
有针对性的设备 LFE395E-7FPBGA1156C LFE5um-85F-7BG756CES LFE3-95E-7FPBGA1156C LFE5um-85F-7BG756CES LFE395E-7FPBGA1156C LFE5um-85F-7BG756CES
数据路径宽度 64. 64. 16. 16. 64. 64.
luts. 12200 13900 6040. 6207. 12900 12200
sysmemtm ebrs. 11. 11. 4 4 11. 11.
寄存器 9746 9763 4027. 4188. 8899. 9746
PCI Express 5G IP配置
x2本地 X1下调
FPGA的家庭支持bob电子竞技俱乐部 格子ECP5-5G.
有针对性的设备 LFE5UM5G-85F-8BG756C LFE5UM5G-85F-8BG756C
数据路径宽度 64. 64.
luts. 13626 13073
sysmemtm ebrs. 7 7
寄存器 9968 8892

订购信息

家庭 车道 许可类型 零件号
CERTUS-NX. x1本地 单设计 PCI-EXP1-CTNX-U
多网站 PCI-EXP1-CTNX-UT
Crosslink-NX. x1本地 单设计 PCI-EXP1-CNX-U
多网站 PCI-EXP1-CNX-UT
ECP5-5G x2本地 单设计 PCI-EXP2-E5G-U
多网站 PCI-EXP2-E5G-UT
ECP5. x4 native. 单设计 PCI-EXP4-E5-U
多网站 PCI-EXP4-E5-UT
x1本地 单设计 PCI-EXP1-E5-U
多网站 PCI-EXP1-E5-UT
LatticeEcp3. x4 native. 单设计 PCI-EXP4-E3-U3
多网站 PCI-EXP4-E3-UT3
x1本地 单设计 PCI-EXP1-E3-U3
多网站 PCI-EXP1-E3-UT3
latticeecp2m. x1本地 单设计 PCI-EXP1-PM-U3
x4 native. 单设计 PCI-EXP4-PM-U3
多网站 PCI-EXP4-PM-UT3

评估:要下载此IP的完整评估版本,请转到IPExpress工具,然后单击工具栏中的IP服务器按钮。所有Latticecore IP核心和可用于下载的模块将可见。有关查看/下载IP的更多信息,请阅读IP快速入门指南。

要了解如何评估或购买PCI Express X1端点IP内核,请联系您的当地格子销售办事处。

文档

快速参考
标题 数字 版本 日期 格式 大小
ECP5和ECP5- 5g PCI Express软IP易用性指南
FPGA-TN-02045 1.1 11/20/2019 PDF 917.3 KB
标题 数字 版本 日期 格式 大小
ECP5和ECP5- 5g PCI Express软IP易用性指南
FPGA-TN-02045 1.1 11/20/2019 PDF 917.3 KB
标题 数字 版本 日期 格式 大小
PCI Express x1/x2/x4终端IP核心用户指南-点阵钻石软件
FPGA-IPUG-02009 2.0 10/2/2020 PDF 3.6 MB.
PCIe端点IP核心 - 格子辐射软件
FPGA-IPUG-02091 1.3 1/31/2021 PDF 3.1 MB

*点击“更改通知我”按钮,表示您同意接收您所选文件的更改通知。

像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookieCookie政策