从IP核

I3C总线接口

相关应用程序bobappios下载地址


通讯订阅

Lattice I3C IP核的设计符合MIPI I3C规范。这个IP核心的主和从版本都是可用的。

MIPI I3C接口通过为传感器提供快速,低成本,低功耗,双线数字接口,简化了移动无线产品中的传感器系统设计架构。I3C单一可扩展,成本效益,功率高效协议,以解决高协议开销,功耗,非标准协议,单独的中断线路和其余需求的问题。实现I3C规范大大提高了以不断扩展的传感器子系统的实现灵活性,尽可能低廉。

I3C与许多Legacy I向后兼容2C Devices, but I3C offers greater than 10x speed improvements, more efficient bus power management, new communication Modes, and new Device roles, including an ability to change Device Roles over time (i.e., the initial Master can cooperatively pass the Mastership to another I3C Device on the Bus, if the requesting I3C Device supports Secondary Master feature).

特征

  • 两线串行接口高达12.5兆赫兹使用推挽
  • 传统I2C设备在同一总线上共存(具有一些限制)
  • 一世2C样单数据速率消息(SDR)
  • HDR-DDR消息传递模式
  • 带内中断和热连接支持bob电子竞技俱乐部
  • 定时控制异步模式0时间戳

框图

订购信息

家庭 零件号 描述
CERTUS-NX. i3c-s-ctnx-u 一种设计许可
CERTUS-NX. I3C-S-CTNX-UT 多站点许可
CrossLink-NX i3c-s-cnx-u 一种设计许可
CrossLink-NX I3C-S-CNX-UT 多站点许可

文件

快速参考
标题 数字 版本 日期 格式 尺寸
从IP核心-栅格辐射软件
FPGA-IPUG-02083 1.2 6/24/2020 PDF. 1.3 MB.

*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述饼干的政策