晶格解

所有您需要快速和轻松地完成您的设计

分享这个结果>

缩小你的结果



解决方案类型
设备支持bob电子竞技俱乐部
标签
提供者
清除所有
  • 人脸识别

    参考设计

    人脸识别

    在ECP5 FPGA中使用卷积神经网络检测人脸,并与已知的注册人脸进行匹配。可以与任何其他物体配合使用。
    人脸识别
  • 对象计数

    参考设计

    对象计数

    一个基于Lattice sensAI堆栈的对象计数应用示例。包括SPI, DDR IP块,ISP引擎,8个CNN引擎和一个计数/覆盖引擎
    对象计数
  • CNN加速器IP

    IP核心

    CNN加速器IP

    使用普通或定制网络的cnn实现人工智能解决方案。配置最多16位的宽度。使用点阵神经网络编译软件工具。
    CNN加速器IP
  • Helion IONOS图像信号处理IP组合

    IP核心

    Helion IONOS图像信号处理IP组合

    Helion Vision提供全面、高质量、高度可配置的ISP解决方案,包括从基本到高级的高动态范围成像(HDRI)彩色管线。
    Helion IONOS图像信号处理IP组合
  • 点阵图像信号处理参考设计

    参考设计

    点阵图像信号处理参考设计

    为您的工业、医疗和汽车应用程序配置一个基于ECP5 fpga的ISP解决方案。
    点阵图像信号处理参考设计
  • 显示端口IP

    IP核心

    显示端口IP

    Lattice与Bitec合作,将DisplayPort 1.4a兼容的IP核(支持eDP 1.4)引入ECP5 FPGA。bob电子竞技俱乐部bob电子竞技俱乐部支持高达1080p60的分辨率
    显示端口IP
  • 三速以太网MAC核心IP

    IP核心

    三速以太网MAC核心IP

    在主机处理器和以太网网络之间传输和接收数据。IEEE 802.3兼容。bob电子竞技俱乐部支持10/100/1000操作。
    三速以太网MAC核心IP
  • 软I2C总线主控

    参考设计

    软I2C总线主控

    在Verilog中实现了一个软的I2C总线主,支持许多Lattice FPGA家族bob电子竞技俱乐部
    软I2C总线主控
  • 软I2C从外设

    参考设计

    软I2C从外设

    在Verilog中实现了一个软的I2C从外设,支持许多Lattice FPGA家族bob电子竞技俱乐部
    软I2C从外设
  • I2C总线主

    参考设计

  • DDR3 PHY

    IP核心

    DDR3 PHY

    将DDR3内存控制器(MC)连接到DDR3内存设备(JESD79-3)。包含依赖于FPGA DDR IO原语的函数所需的所有逻辑
    DDR3 PHY
  • 的DDR3 SDRAM控制器

    IP核心

    的DDR3 SDRAM控制器

    通用完整内存控制器接口与工业标准DDR3内存(JESD79-3 standard),并提供通用命令接口
    的DDR3 SDRAM控制器
  • LPDDR3 SDRAM控制器

    IP核心

  • RPC DRAM控制器

    IP核心

    RPC DRAM控制器

    实现一种基于fpga的RPC DRAM内存控制器。最高可达400mhz / 800mbps,内存数据路径宽度为-16,-32位- axis接口。
    RPC DRAM控制器
  • 彩色空间转换器(CSC)

    IP核心

    彩色空间转换器(CSC)

    自由的IP核-支持颜色空间转换bob电子竞技俱乐部和相关的编解码器功能,从8-16位宽,精度高达18位。RGB YCbCr CMYK和更多。
    彩色空间转换器(CSC)
  • PCI Express终端核心

    IP核心

    PCI Express终端核心

    提供从电SERDES接口到事务层的PCI Express x1、x2或x4端点解决方案
    PCI Express终端核心
  • PCI Express x1, x4 Root Complex Lite IP Core

    IP核心

    PCI Express x1, x4 Root Complex Lite IP Core

    从PCIe协议栈的电SERDES接口、物理层、数据链路层和最小事务层提供x1根复杂解决方案
    PCI Express x1, x4 Root Complex Lite IP Core
  • FFT编译器

    IP核心

    FFT编译器

    可配置为执行前向FFT,逆FFT (IFFT)或端口可选择的前向/逆FFT。高性能流和低资源突发模式。
    FFT编译器
  • 像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookie饼干的政策