10 gb +イーサネットMAC


通迅订阅

10 gb +イーサネットメディアアクセスコントローラ(MAC)はホストプロセッサとイーサネットネットワークとの間でデータを送受信します。10 gb +イーサネットMACの主な機能は,IEEE802.3ae規格で規定されているメディアアクセスルールがイーサネット経由でデータフレームを送信していることを保証することです。受信側では,イーサネットMACがフレームのさまざまなコンポーネントを抽出し,FIFOインターフェイス経由で上位のアプリケーションに転送します。

特長

  • -2005年IEEE 802.3規格に準拠し,ニューハンプシャー大学の相互運用の研究室(UNH-IOL)による对10 gbe MACハードウェアテストに合格
  • 標準10 gbsイーサネットリンクレイヤデータレート対応
  • オーバークロックによって最大12 gbpsレート対応
  • 156.25 mhzから187.5 mhzで起動する64ビット幅の内部データパス
  • PHYレイヤからXGMIIにインターフェース接続(IODDR外部からコアを使用)
  • PHYレイヤからXAUIにインターフェース接続(pc /并行转换器外部からコアを使用)
  • ユーザーのアプリケーションを内蔵したシンプルなFIFOインターフェース
  • オプションのマルチキャストアドレスフィルタリング
  • 送受信統計ベクトル
  • 全デバイスの長さが16 ~ 40ビットのオプションの統計カウンタ(統計カウンタはコアの外部にあります)
  • プログラム可能なフレーム間のギャップ
  • サポート内容:
      • フル二重動作
      • 暂停フレームを使用したフロー制御
      • VLANタグ付きフレーム
      • ショートフレームの自動パディング
      • オプションの伝送中FCS生成
      • オプションの受信時FCSストリッピング
      • 最大16 kのジャンボフレーム
      • 伝送中の内部フレームストレッチモード
      • 不足アイドルカウント

最大12 gbpsのデータレートは,10 gbps +イーサネットMACシステムクロックレートを,10 gbpsデータの処理に使用される標準周波数を156.25 mhzから187.50 mhzの高周波数へと高めることで対応しています。

リンクに飛ぶ

ブロックダイアグラム

性能とサイズ

ECP51,2
モード 片数 附近地区数 登録数 sysMEM EBR数 f马克斯(MHz)
マルチキャストアドレスフィルタリング 2796 4085 2696 4 152.25

1.ラティスの钻石3.4を搭載したlfe5um - 85 f - 8 fbg756cesデバイスを使用して,性能と使用率データを生成します。異なるソフトウェアバージョンを使用している場合や,ECP5ファミリ内で異なるデバイス密度またはスピードグレードを目的にしている場合は,性能が異なる場合があります。

2.10 gbイーサネットMACコア自体は外部ピンを使用しません。しかし,アプリケーションでは,コアはIODDRとI / OバッファをECP5シリーズFPGAに統合して使用します。したがって10 gbイーサネットMACを実装するアプリケーションはI / Oピンを利用します。

LatticeECP31,2
モード 片数 附近地区数 登録数 sysMEM EBR数 f马克斯(MHz)
マルチキャストアドレスフィルタリング
3190 4681 2814 4 156.25

1.ラティスの钻石3.4を搭載したlfe3 ea - 150 - 8 fn1156cデバイスを使用して,性能と使用率データを生成します。異なるソフトウェアバージョンを使用している場合や,ECP3ファミリ内で異なるデバイス密度またはスピードグレードを目的にしている場合は,性能が異なる場合があります。

2.10 gbイーサネットMACコア自体は外部ピンを使用しません。しかし,アプリケーションでは,コアはIODDRとI / OバッファをECP3シリーズFPGAに統合して使用します。したがって10 gbイーサネットMACを実装するアプリケーションはI / Oピンを利用します。

LatticeECP2M /秒1,2
モード 片数 附近地区数 登録数 sysMEM EBR数 f马克斯(MHz)
マルチキャストアドレスフィルタリング 3153 4370 2777 4 181

1.ラティスのSynplify Pro d - 2010.03 - l - sp1とともに钻石1.1を搭載したLFE2M35E-7F672Cデバイスを使用して,性能と使用率データを生成します。異なるソフトウェアバージョンを使用している場合や,ECP2M / Sファミリ内で異なるデバイス密度またはスピードグレードを目的にしている場合は,性能が異なる場合があります。

2.10 gbイーサネットMACコア自体は外部ピンを使用しません。しかし,アプリケーションでは,コアはIODDRとI / OバッファをECP2MシリーズFPGAに統合して使用します。したがって10 gbイーサネットMACを実装するアプリケーションはI / Oピンを利用します。

LatticeECP2 /秒1,2
モード 片数 附近地区数 登録数 sysMEM EBR数 f马克斯(MHz)
マルチキャストアドレスフィルタリング 3153 4022 2777 4 170

1.ラティスのSynplify Pro d - 2010.03 - l - sp1とともに钻石1.1を搭載したLFE2-35E-7F672Cデバイスを使用して,性能と使用率データを生成します。異なるソフトウェアバージョンを使用している場合や,ECP2 / Sファミリ内で異なるデバイス密度またはスピードグレードを目的にしている場合は,性能が異なる場合があります。

2.10 gbイーサネットMACコア自体は外部ピンを使用しません。しかし,アプリケーションでは,コアはIODDRとI / OバッファをECP2シリーズFPGAに統合して使用します。したがって10 gbイーサネットMACを実装するアプリケーションはI / Oピンを利用します。

LatticeSC / M1,2
モード 片数 附近地区数 登録数 sysMEM EBR数 f马克斯(MHz)
マルチキャストアドレスフィルタリング 2961 4370 2764 4 205

1.ラティスのSynplify Pro d - 2010.03 - l - sp1とともに钻石1.1を搭載したLFSC3GA25E-5F900Cデバイスを使用して,性能と使用率データを生成します。異なるソフトウェアバージョンを使用している場合や,SCファミリ内で異なるデバイス密度またはスピードグレードを目的にしている場合は,性能が異なる場合があります。

2.10 gbイーサネットMACコア自体は外部ピンを使用しません。しかし,アプリケーションでは,コアはIODDRとI / OバッファをSCシリーズFPGAに統合して使用します。したがって10 gbイーサネットMACを実装するアプリケーションはI / Oピンを利用します。

注文情報

IPバージョン:4.3

評価:このIPのフル評価版をダウンロードするには,IPexpressツールにアクセスし,ツールバーの[IPサーバー]ボタンをクリックします。ダウンロード可能なラティス核心IPコアとモジュールがすべて表示されます。IPの閲覧やダウンロードについてのより詳しい情報はIPエクスプレスクイックスタートガイドをご覧ください。

購入:IPコアの購入方法は,お近くのラティス営業担当までお問い合わせください。

ドキュメント

快速参考
信息资源
标题 数量 版本 日期 格式 大小
LatticeECP3和Marvell 10 Gbps物理/MAC层互操作性
TN1219 1.0 7/26/2010 PDF 1.4 MB
LatticeECP3和Broadcom 10 Gbps物理/MAC层互操作性
TN1218 1.1 2/13/2012 PDF 3.5 MB
标题 数量 版本 日期 格式 大小
LatticeECP3和Marvell 10 Gbps物理/MAC层互操作性
TN1219 1.0 7/26/2010 PDF 1.4 MB
LatticeECP3和Broadcom 10 Gbps物理/MAC层互操作性
TN1218 1.1 2/13/2012 PDF 3.5 MB
标题 数量 版本 日期 格式 大小
10Gb+以太网MAC用户指南
10 g以太网MAC
IPUG39 02.9 12/28/2010 PDF 864.1 KB
LatticeECP3和ECP5 10Gb以太网MAC IP核心用户指南
10 g以太网MAC
IPUG114 1.0 4/24/2015 PDF 4.2 MB
标题 数量 版本 日期 格式 大小
IPexpress快速入门指南
8/5/2010 PDF 304.8 KB

*点击“更改通知”按钮,即表示您同意收到更改所选文件的通知。

像大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们也允许第三方在我们的网站上放置cookie。如继续使用本网站,即表示您同意使用我们所述的cookies饼干的政策