ラティスセミコンダクターのDSI(显示串行接口)トランスミッタ参照デザインではMachXO2かMachXO3,またはECP3 FPGAでDSI受信デバイスをドライブ可能です。この参照デザインでは,プロセッサまたはその他のディスプレイ制御出力デバイスからのRGBピクセルデータをDSI送信に使用できます。このデザインによってFPGAがディスプレイなどのDSI受信デバイスを直接ドライブできます。
パラレルRGB・DSI変換のデザインは,各種プロセッサとDSIディスプレイの接続にラティスの超小規模FPGAがまさにフィットすること示しています。DSI参照デザインによって,組み込みプロセッサが低コストのディスプレイを利用できるようになります。
柔軟なMIPI(移动行业处理器接口)DSI送信ブリッジ~MIPI出力形式でない組み込みプロセッサが低コストDSIディスプレイとインターフェイスできるようになります。
特長
- 最大4データレーンに対応
- HS(高速)モード受信
- LP(低功率)モード送受信
- 700 mbps動作の2データレーン・ブリッジの消費電力は20 mw typ。
- 700 mbps動作の4データレーン・ブリッジの消費電力は32 mw typ。
- ディスプレイ制御用のDCS(显示命令集)エンコーダを用意
- DSI形式RGB、YCbCr及びユーザ定義に対応
- 出力はクロック、Hsync Vsyncと共にパラレルRGBバスを最大36ビットまで