ADCインターフェース


通讯订阅

参考设计徽标

アナログ - デジタル変换器(adc)はは信号を表现にするためためしこのこのリファレンスリファレンスデザインなりこのこのリファレンスデザイン(RD1089)は,ラティスのECP3.またはECP2.FPGAをを使用しし高速adcデバイスとどのようにインタフェース接続かの例を说明しし。特色,adcインターフェースのリファレンスデザインラティスeCP3 fpgaの高度LVDS I / Oを介してADCの德州仪器(TI)ADS64xxファミリ機能に対応します。ADS64XX ADCは,シリアルLVDSデータ出力を使用して必要なインタフェース信号数を削減する高性能なADC変換器です。このリファレンスデザインは,1つまたは2つの高速LVDS信号を介して入力されるデータサンプルを受け取り,シリアルデータをパラレルワードフォーマットに変換します。

特長

  • TI ADS64XX ADC変换器材を备たインターフェース対応
  • 12‰,14ビットおよび16ビットadcサンプルデータ幅対応
  • 1ワイヤ(1组lvdsペア)および2ワイヤ(2组のlvdsペア)インターフェース対応

跳到

ブロックダイアグラム

性能およびサイズ

FPGAファミリ 速度グレード lut. F最大限度(MHz) I / O アーキテクチャリソース
ラティスecp3.1 -6 373. > 200. 42. 3个IDDR.
ラティスecp2.2 -5 417. > 200. 42. 3个IDDR.

1.性能および利用特性は,ラティスisplever 8.0を备えlfe3-70ea-6fn484cesをを用し生成されます

2.性能および利用特性は,ラティスispLEVER 8.0ソフトウェアを備えたLFE2-6E-5T144Cを使用して生成されます。この設計を異なるデバイス,密度,速度,またはグレードで使用する場合,性能と使用率は異なる場合があります。

ドキュメント

技术资源
信息资源
标题 数字 版本 日期 格式 大小
模数转换器(ADC)接口
RD1089. 1.2 2011年11月4日 PDF. 316.1 KB.
模数转换器(ADC)接口
RD1089. 1.3 2015年1月1日 压缩 2.8 MB.
标题 数字 版本 日期 格式 大小
无线解决方案手册
I0197 3.0 2012年8月14日 PDF. 2 MB.

*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述Cookie政策