ラティス・ネクサス・プラットフォーム

低消費電力,高信頼性,ハイパフォーマンスなデザインを実現

ラティス·ネクサス·プラットフォームは,少年ににわたるラティスの低电力fpgaについての専门知识と端28nm fd-soi半导制造このを组みわせています。このこので,ラティスラティスは低电力,ハイパフォーマンス,高信料,小型パッケージのデバイスファミリー短を期间に开启するますことができ。

ラティス·ネクサス·プラットフォームがが提供新闻3つの特价

  • プロセス技术:バルクバルクプロセスと比较し,75%低い低い电力,100倍低いソフトエラー発生物率
  • アーキテクチャ:一般的なaiアルゴリズムをに実现する组み込み大规模ramブロック
  • ソリューション:充実した,IP,リファレンスデザイン,开発ソフトウェアソリューション

3つのイノベーション

回路デザイン:

  • FD-SOIテクノロジーの絶縁ゲートにより実現される設定変更可能なバックバイアスにより,性能/電力の最適化を実現
  • クリティカルエリア(オレンジ)サイズサイズ削减により,ソフトエラーレート(ser)に対する信息性が100倍上回る
  • FD-SOIはバルクCMOSプロセスを利用可能でプロセス処理数も少ない

アーキテクチャ:

  • エッジ処理に最適な内蔵大容量内存
  • 外观メモリへのアクセスがなくなくなりパフォーマンスが向上
  • 外部メモリににアクセスアクセスするために必要な电力をを

ソリューション:

  • ai,エンベデッドビジョン,セキュリティにフォーカスしたソリューション
  • 装备开発を迅速行うためのリファレンスデザイン,开放キット,ip,开発ソフトウェアを提供
  • エンドエンドツーエンドの完全完全なソリューション,市场投入までの时间をを

文件

信息资源
标题 数字 版本 日期 格式 大小
格子Nexus平台:重新定义低功率,小形状FPGA
WP0022 rev 1 4/21/2020 PDF. 576.8 KB.
用于关键任务应用程序的格子Nexus FPGA平台的益处指南bobappios下载地址
WP0028. 1.0 1/22/2021 PDF. 449.4 KB.

*点击“更改通知”按钮,即表示您同意收到更改所选文件的通知。

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述Cookie政策