来自Helion的这些高性能核心经过高度优化,在FPGA中使用,并实现DES和TRIPER-DES加密标准,如NIST联邦信息处理标准(FIPS)发布46-3中所述。
可以使用两个版本,每个版本在区域和速度之间提供不同的权衡。最小的解决方案是一个单次时钟解决方案,已经非常精心设计用于FPGA的最小区域。更快的变化与商业上的大多数其他人有所不同,因为它以每钟的两轮速度运行。这导致一个核心,对于给定的栅极计数,可以更快地运行,因此对于高性能设计,其中任一速度是必不可少的或空间,这些核心可能是完美的解决方案。