读写用户码

latticereferencedesign-logo.该参考设计旨在通过一般I / O读取或更改用户电子签名(UE),而不用非易失性FPGA / CPLD设备重新编程整个设备闪光灯。它提供了一种方法来获取设计或制造信息而不中断系统的正常操作。诸如Machxbob电子竞技俱乐部o和Latticexp2的格子设备支持UE,以存储简单的数据以进行识别目的。它为工程和制造提供了一个小的“写入垫”,以管理硅中的修订控制。可以在设计阶段或编程阶段定义用户审核。在上电期间,Usercode与设计一起编程到SRAM中。

跳到

框图

性能和规模

设备家庭 测试设备* 表现 I / O引脚 设计尺寸 修订
machxo2™1 LCMXO2-1200HC-6TG144C > 30MHz. 72. 78 LUT(Verilog来源)
81 LUT(VHDL源)
1.2
machxo™1 LCMXO1200C-3T144C > 30MHz. 72. 75 LUT(Verilog来源)
79 LUT(VHDL源)
1.2
ISPMACH®4000ze.TM 2 LC4128ZE-5TN144C > 30MHz. 72. 54宏小区(Verilog / VHDL源) 1.2

1使用指定的测试设备和Lattice Diamond™1.2软件生成的性能和利用特性。
2使用指定的测试设备生成的性能和利用特性,具有isplever Classic 1.4软件。

*也可以在其他设备中工作。

注意:上面显示的性能和设计尺寸仅估计。实际结果可能根据所选择的参数,时序约束和设备实现而变化。有关详细信息,请参阅设计的文档。除非另有说明,否则所有编码和设计工作都在PC平台上完成。

文件

技术资源
标题 数字 版本 日期 格式 尺寸
读写用户审阅 - 源代码
RD1041 1.3 2014年3月3日 压缩 618.2 KB.
读写用户代码 - 文档
RD1041 1.4 2014/17/17. PDF. 831.5 KB.

*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述Cookie政策