双Hispi传感器接口到并行ISP桥是一个参考设计,允许两个图像传感器合并到单个ISP。存在多种应用,其中需要两个传感器。bobappios下载地址一些例子包括3D视频,精确的工厂自动化控制,黑匣子车载录音机,安全摄像机中的准确分析等。在这种设计中,两个APTina 9MT024 / 34 Hispi传感器(720p)输入到LatticemachXO2设备。LatticeMachXO2将两个传感器接口反序列化,然后将图像与LP SDRAM的帮助组合以进行帧缓冲。输出是组合图像的并行总线,因此ISP可以处理流。LatticeMachXO2是一种低成本,非易失性FPGA。结合LP SDRAM,它提供了一种高效且经济高效的解决方案,用于向ISP缩小两个图像传感器。
双重HISPI传感器参考设计可以在双传感器接口板(DSIB)上使用HDR-60和2 9MT024 Nanovesta板上演示。请参阅下面的图片,用于演示设置。要订购DSIB,部件号为LCMXO2-4000HE-DSIB-EVN。
有关HDR-60板和9MT024纳维斯塔传感器板的详细信息,请访问www.cogicecumenical.com/hdr60.。有关双传感器演示的概述,请下载DSIB的快速入门指南或者EB69 DSIB eval Board用户指南。