莱迪思SGMII和千兆以太网电脑IP核实现了思科SGMII和IEEE 802.3 z basex(1000)规范的电脑功能。个人电脑模式是引脚可选的。这个IP核可以用于桥接应用和/或PHY实现。
串行吉比特媒体独立接口(SGMII)是思科系统定义的以太网媒体访问控制器(MAC)和物理层器件(体育)的连接总线。它代替了传统的22线引脚数少的GMII连接,4对差分SGMII连接。IEEE802.3规范定义的传统的GMII接口严格用于吉比特速率工作。然而,思科SGMII规范定义了一种方法,在该接口上实现了10 Mbps和100 Mbps的MAC。此外,思科SGMII规范不止由一条总线接口定义,它定义了SGMII和GMII总线之间的桥接功能。
这些应用完全可以由CrossLink-NX, ECP5, LatticeECP3™,LatticeECP2M™和LatticeSC™现场可编程门阵列(FPGA)器件实现,例如,莱迪思已经开发了一个完整的SGMII至(G)信息产业部桥接参考设计。SGMII和Gb以太网电脑IP核包中包括这个参考设计,并且在附录C中进行了详细说明。
该IP核可以通过钻石和辐射设计软件进行实例化,综合和仿真。