ADC接口


通迅订阅

参考设计标志模拟 - 数码器具(ADC)用于将模拟信号转换成数字表示,从而可以使用数字逻辑来进行通信和处理。这个ADC参考设计(RD1089)提供了如何用LatticeEcp3.LatticeEcp2.FPGA接口高速ADC器件的实例。具体来说,此ADC接口参考设计支持通过LatticeECP3 FPGA高速LVDS I / O与德州仪器(TI) ADS64XX系列ADC接口。ADS64XX ADC是高性能的使用串行LVDS数据输出的ADC转换器,以减少所需接口信号的数量。该参考设计通过一个或两个高速LVDS信号接收采样数据输入,并将串行数据转换为并行字格式。

特性

  • 支持与TI ADS64XX ADC转换器接口
  • 支持12位,14位和16位ADC采样数据宽度
  • 支持1线(一对LVDS)和2线(两个LVDS对)接口

立即跳转到

框图

性能和尺寸

FPGA系列 速度等级 附近地区 f马克斯(MHz) I / O. 结构资源
LatticeEcp3.1 -6 373 > 200 42 3 IDDRs
LatticeEcp2.2 -5 417 > 200 42 3 IDDRs

1.使用LFE3-70EA-6FN484CES器材及isplever 8.0软件的synplify pro ogs和利用算法。使用不足的软件版本,不合适的器材,密度,速度等级,性能和利用者。

2.使用LFE2-6E-5T144C器件及ispLEVER 8.0软件的Synplify亲得到的性能和利用率数据。使用不同的软件版本,不同的器件、密度、速度等级,性能和利用率可能会有所不同。

文档

技术资源
资讯资源
标题 编号 版本 日期 格式 文件大小
模数转换器(ADC)接口
RD1089 1.2 4/12/2011 PDF 316.1 KB
模数转换器(ADC)接口
RD1089 1.3 1/6/2015 邮政编码 2.8 MB
标题 编号 版本 日期 格式 文件大小
无线解决方案简介
I0197 3.0 8/14/2012 PDF 2 MB
像大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们也允许第三方在我们的网站上放置cookie。如继续使用本网站,即表示您同意使用我们所述的cookies饼干的政策