多端口寻址缓冲区(BSCAN-1)


通迅订阅

参考设计标志Lattice BSCAN-1是一个多边界扫描测试访问端口(TAP)可寻址缓冲区功能,可通过标准IEEE 1149.1接口访问。通过3个本地扫描端口(Local Scan Ports, LSP), BSCAN-1功能可以被构造成分层端口,能够添加和删除本地扫描链,以提高测试吞吐量。可以单独访问LSP,也可以同时访问两个或三个端口,以简化类似设备的测试流程。根据IEEE标准1149.1的定义,可以对指令寄存器和各种测试数据寄存器进行扫描,以实现Lattice BSCAN-1的功能。16状态机TAP控制器提供了对设备的主要控制。

跳到

框图

性能和尺寸

设备家庭 测试设备* 语言 速度
年级
利用 f马克斯
(MHz)
I / O 体系结构
资源
machxo2™1 lcmxo2 - 256 hc - 5 tg100c Verilog &硬件描述语言(VHDL) -5 182附近地区 > 30 24 N/A
MachXO™1 LCMXO256C-3T100C. Verilog &硬件描述语言(VHDL) -3 182附近地区 > 30 24 N/A
LatticeXP2™1 LFXP2-5E-5M132C Verilog &硬件描述语言(VHDL) -5 182附近地区 > 30 24 N/A
ISPMACH®4000ze.2 LC4128ZE-5TN100C Verilog &硬件描述语言(VHDL) -5(ns) 101年宏单元 > 40 24 N/A
ispMACH 4000 v / B / C / Z2 LC4128V-27T100C Verilog &硬件描述语言(VHDL) -2.7(ns) 101年宏单元 > 70 24 N/A
平台经理™3. lptm10-1247-3tg128ces. Verilog &硬件描述语言(VHDL) -3 182附近地区 > 30 24 N/A

1.使用指定的测试设备和Lattice Diamond™1.2软件生成的性能和利用特性。
2.使用指定的测试设备与ispLEVER Classic 1.4软件生成性能和利用特性。
3.使用指定的测试设备与ispLEVER 8.1 SP1软件(Starter或full license版本)生成的性能和利用特性。

*可能也适用于其他设备。

请注意:上述性能和设计尺寸仅为估算值。当在不同的设备上使用本设计时,密度、速度或等级、性能和利用率可能会有所不同。实际结果可能会因所选参数、时序约束和器件实现的不同而有所不同。详见设计文档。除非另有说明,所有的编码和设计工作都是在PC平台上完成的。

文档

技术资源
标题 数量 版本 日期 格式 大小
多边界扫描端口可寻址缓冲区-源代码
RD1001 7.3 4/18/2011 邮政编码 152.4 KB.
BSCan1 - 多个边界扫描端口可寻址缓冲区 - 文档
FPGA-RD-02105 7.4 1/29/2021 PDF 993.7 KB.

*点击“更改通知”按钮,即表示您同意收到更改所选文件的通知。

像大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们也允许第三方在我们的网站上放置cookie。如继续使用本网站,即表示您同意使用我们所述的cookiesCookie政策