快速页面模式DRAM控制器

参考设计徽标快速页面模式DRAM提供了比标准DRAM更高的速度。当内存访问在同一地址行(页)中执行时,只需要对第一次访问进行一次预充。在页面内的后续访问可以在没有额外的预充电周期的时间惩罚。尽管在某些领域,FPM DRAM已经被更快的技术(如双数据速率(DDR) SDRAM)所取代,但在不需要最高性能的情况下,FPM DRAM仍然是一种非常划算的解决方案。

跳转到

框图

性能和规模

测试设备* 表现 I / O引脚 设计尺寸 修订
LCMXO2-1200HC-6TG144 verilog. > 200MHz. 47. 56附近地区 2.3
LCMXO2-1200HC-6TG144 VHDL. > 200MHz. 47. 55 LUT. 2.3
LC4256ZE-5TN100C verilog. > 165MHz. 47. 42个宏单元 2.3
LC4256ZE-5TN100C VHDL. > 165MHz. 47. 43宏小区 2.3
M4A3-128 / 64-55VC verilog. > 90MHz. 47. 42个宏单元 2.3
M4A3-128 / 64-55VC VHDL. > 90MHz. 47. 43宏小区 2.3
isplsi5128ve-180lt128 verilog. > 100MHz. 47. 42个宏单元 2.3
isplsi5128ve-180lt128 VHDL. > 100MHz. 47. 43宏小区 2.3
LCMXO256E-5T100C verilog. > 200MHz. 47. 55 LUT. 2.3
LCMXO256E-5T100C VHDL. > 200MHz. 47. 55 LUT. 2.3
LFXP2-5E-5M132C verilog. > 200MHz. 47. 56附近地区 2.3
LFXP2-5E-5M132C VHDL. > 200MHz. 47. 55 LUT. 2.3

*也可以在其他设备中工作。

笔记:上述性能和设计尺寸仅为估算值。根据所选择的参数、时间限制和设备实现,实际结果可能会有所不同。详情请参阅设计文档。除非另有说明,所有的编码和设计工作都是在PC平台上完成的。

文件

技术资源
标题 数字 版本 日期 格式 尺寸
快速页模式SDRAM控制器-源代码
RD1014 2.3 2010年11月8日 压缩 110.4 KB.
快速页模式SDRAM控制器-文档
FPGA-RD-02090 2.4 1/22/2021 PDF. 887.1 KB

*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述饼干的政策