串行eeprom的I2C总线控制器

参考设计徽标该I2C总线控制器提供了标准微处理器和I2C串行EEPROM设备之间的接口。它是一个简单的控制器,只提供随机读周期。SDRAM模块实现了支持I2C协议的串行EPROM。bob电子竞技俱乐部通常,串行eprom在电路板组装时进行编程,并存储配置信息,由微处理器在通电时读取。本设计假定读者有I2C控制器的使用经验。本设计符合飞利浦I2C总线规范1.0版。

跳转到

框图

性能和尺寸

设备的家庭 测试设备 性能 I / O引脚 设计尺寸 修订
ECP5™6 LFE5U-45F -
6 mg285c
> 50兆赫 18 85 LUTs (Verilog源代码)
85 LUTs (VHDL源)
2.6
LatticeECP3™3. LFE3-17EA -
6 ftn256c
> 50兆赫 18 96 LUTs (Verilog源)
94 LUTs (VHDL源)
2.6
MachXO3L™7 lcmxo3l - 4300 c -
6 bg256c
> 50兆赫 18 85 LUTs (Verilog-LSE源)
84 LUTs (Verilog-Syn Source)
2.6
84 LUTs (Verilog-LSE源)
86 LUTs (Verilog-Syn Source)
2.6
MachXO2™1 lcmxo2 - 1200 hc -
6 tg144c
> 50兆赫 18 86 LUTs (Verilog源)
85 LUTs (VHDL源)
2.6
MachXO™2 LCMXO256E -
3 t100c
> 50兆赫 18 82 LUTs (Verilog源)
82 LUTs (VHDL源)
2.6
LatticeP2™4 LFXP2-5E -
5 m132c
> 50兆赫 18 89 LUTs (Verilog源代码)
90 LUTs (VHDL源)
2.6
ispMACH®4000泽5 LC4256ZE -
5 tn100c
> 50兆赫 18 89 Macrocells (Verilog源代码)
90 Macrocells (VHDL源)
2.6

1.使用LCMXO2-1200HC-6TG144C和Lattice Diamond®3.1设计软件,结合LSE (Lattice Synthesis Engine)生成性能和利用特性。
2.使用LCMXO256E-3T100C与LSE结合Lattice Diamond 3.1设计软件生成性能和利用特性。
3.使用LFE3-17EA-6FTN256C和Lattice Diamond 3.1设计软件生成性能和利用特性。
4.使用LFXP2-5E-5M132C和Lattice Diamond 3.1设计软件生成性能和利用特性。
5.使用LC4256ZE-5TN100C和Lattice Diamond 3.1设计软件生成性能和利用特性。
6.使用LY5U-45F-6MG285C使用带LSE的LATTICE Diamond 3.1设计软件来生成性能和利用特性。
7.使用LCMXO3L-4300C-6BG256C和Lattice Diamond 3.1设计软件,结合LSE和Synplify Pro生成性能和使用特性。

*可能也适用于其他设备。

请注意:上述性能和设计尺寸仅为估算值。实际结果可能会因所选参数、时序约束和器件实现的不同而有所不同。详见设计文档。除非另有说明,所有的编码和设计工作都是在PC平台上完成的。

文档

技术资源
标题 数量 版本 日期 格式 大小
串行eeprom的I2C控制器-文档
RD1006 2.6 3/5/2014 PDF 767.9 KB
串行eeprom的I2C控制器-源代码
RD1006 2.7 1/12/2015 邮政编码 613.5 KB

*点击“更改通知”按钮,即表示您同意收到更改所选文件的通知。

像大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们也允许第三方在我们的网站上放置cookie。如继续使用本网站,即表示您同意使用我们所述的cookies饼干的政策