NOR闪存控制器 - WILTBONE兼容

相关产品

LatticeReferenceDesign-Logo该参考设计提供了一个通过叉骨总线的也不闪存控制器。它支持几种常见的也不闪存的工作模式,包括复位操作,自动选择制造商ID的操作,读操作,编程操作,芯片擦除操作和扇区擦除操作。

特兰

  • 叉骨主机接口
  • 命令码是与电平单电源闪存标准兼容的
  • 
  • 也不是时序规范,自动化含量读/写写时分。
  • 也闪存配置的地址宽度从1到32

立即跳转到

框图

性能和大小

经测试的器材* 语言 性能 I / O引脚 设计实用资源 版本
LCMXO2-1200HC-6TG144 verilog. > 80 MHz. 80 185附近地区 1.1
LCMXO2-1200HC-6TG144 VHDL. > 80 MHz. 80 190附近地区 1.1
LCMXO1200C-3T144C verilog. > 80 MHz. 80 182 luts. 1.1
LCMXO1200C-3T144C VHDL. > 80 MHz. 80 187附近地区 1.1

1.通过运行莱迪思设计软件的时序分析得到最大时钟频率。合并至您的设计后,请运行时序仿真。

*可能可用用仪器工作。

注:以上所示的性能和设计规模仅是估计。实际结果可能取决于所选择的参数,时序约束和所用的器件。若要了解更详细的情况,请查阅设计文件。除非另有说明,所有的代码和设计工作都是在PC平台上完成的。

文档

技术资源
标题 编号 版本 日期 格哈 文件大小
NOR Flash Memory Controller with WISHBONE Interface -文档
fpga - rd - 02096 1.2 1/22/2021 PDF. 1.6 MB
NOR闪存控制器,带有WIPHBONE接口 - 源代码
RD1087 1.1 2010年11月8日 邮政编码 198.1 KB.
与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述饼干的政策