格子博客bob88体育登陆

分享:

当少即是多:信号聚合如何简化你的设计

当少即是多:信号聚合如何简化你的设计
发表于Abdullah Raouf的02/28/2017

发布了

这是一个移动设计师很难。每当确定新的和令人兴奋的功能时,他们都可以弄清楚如何将这些新元素实施到已经“拥挤的”设计中。例如,拍摄智能手机和新的始终导致监控功能。每个传感器设计人员都会支持始终导致监控和上下文感知必须将数据持续向应bob电子竞技俱乐部用程序处理器(AP)发送数据。bobappios下载地址鉴于今天的接口标准的激增,下一个智能手机的设计者可能必须为i指定两个信号路径2对于SPI,最多可达4个;对于a,最多可达20个信号路径mipi d-phyCSI-2相机。因此,毫不夸张地说,一部手机可以很容易地产生多达40个来自各种各样的信号传感器美联社。

更糟糕的是,当今智能手机中的印刷电路板(PCB)通常在电池的每一侧分开两件。通常,设计人员使用Flex PCB以低成本链接两个刚性PCB。不幸的是,柔性PCB不恰到符合其高水平的EMI屏蔽。在设计中具有更多传感器和更多的信号路由该电缆,铺设电路板和最大可靠性的作业变得更加困难。

手机故障
图片礼貌iFixit.com

设计师如何简化他们的电路板布局,同时提高性能?一个选项是在格子的ICE40系列中使用嵌入式功能,包括最新添加,iCE40 UltraPlus多达8个DSP块和1mb的RAM,这些移动fpga不仅限于信号聚合,还可以处理、计算和存储传感器数据的结果。芯片上的DSP资源可以增加分布式异构处理(DHP)的使用,以执行重复的数字运算,并最小化AP上的计算开销。FPGA的静态功耗小于35µA的能力有助于设计者满足当今移动设备严格的功耗需求。

可能不太明显的是,如何使用相同的fpga来简化电路板布局。然而,通过将这些紧凑型、低功耗器件安装在每个传感器旁边,PCB设计师可以将来自器件传感器的多个信号聚合成一个简单的一脚或两脚差分接口。信号线越少,设计者越容易遵守设计规则,完成布局。

实现此目标的关键是每个FPGA上灵活的I / O.与AP上的固定I / O不同,每个FPGA上的I / O是重新编程的。So, if the location of, say, the I3C interface on the AP and the I3C interface on the FPGA don’t align, the designer can simply reprogram the location of the interface on the FPGA to another pin that minimizes routing distance and simplifies board layout.

从布局工程师的角度来看,这是一个理想的解决方案。您不再受AP的固定引脚的限制。如果需要移动接口,只需将其重新编程到FPGA上的另一个位置。这样不仅可以优化电路板布局,还可以获得FPGA的本地化处理资源,以分配处理任务,加快系统响应时间,提高电源效率。

分享:

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述饼干的政策