简单的Sigma-Delta ADC

模拟到数字转换器用于FPGA

参考设计徽标简单Sigma-Delta模数转换器参考设计的目标是在晶格CPLD或FPGA中实现模数转换器。此参考设计支持使用外部模拟比较器设备,或在支bob电子竞技俱乐部持差分LVDS输入的设备中可选的片上LVDS缓冲器。实现这种参考设计可以消除对专用和昂贵的模数电路(ADC)、电源监视器和/或传感器的需要。

该设计可以用很少的逻辑资源实现,足以满足各种应用程序。bobappios下载地址简单的Sigma-Delta ADC是监控系统的各种传感器和电源轨的绝佳选择。

跳到

框图

性能和尺寸

测试设备* 表现 I / O引脚 设计尺寸 修订
ICE40UP5K-SG48I. > 75 MHz. 13 + 1(VREF) 99附近地区 1.0
LCMXO2-1200HC-6MG132. > 150 MHz. 13 + 1(VREF) 62 LUT 1.3
LCMXO2280C-5FT256C > 150 MHz. 13 + 1(VREF) 51 LUT 1.3
LFXP2-5E-5FT256C > 150 MHz. 13 + 1(VREF) 66 Luts. 1.3

*也可以在其他设备中工作。

注:上述性能和设计尺寸仅为估算值。根据所选择的参数、时间限制和设备实现,实际结果可能会有所不同。详情请参阅设计文档。除非另有说明,所有的编码和设计工作都是在PC平台上完成的。

文件

技术资源
标题 数字 版本 日期 格式 大小
简单的Sigma-Delta ADC,文档
FPGA-RD-02047 1.6 1/30/2020 PDF. 971 KB.
简单的Sigma-Delta ADC - 源代码
1.5 9/26/2018 压缩 1.5 MB.

*点击“更改通知我”按钮,表示您同意接收您所选文件的更改通知。

像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookieCookie政策