莱迪思的FFT编译器提供了快速傅立叶变换和反变换,从64到16384点。该IP核可以配置执行FFT,反向FFT(传输线),或端口可选择的正/反变换。FFT编译器提供两种实现选择:高性能(流的I / O)和低资源(突发I / O)。在高性能的实现里,FFT IP核可以进行连续的以时钟速率的数据流进入和输出的实时计算。此外,数据块之间允许有不连续的数据块间隙。当要求使用较少的片(莱迪思FPGA器件的逻辑单元)和EBR(嵌入式内存块)资源时,或如果该器件太小,无法适应高性能版本,可使用低资源实现。
适用于用最佳仪器长度实现数码,该fft编译仪允许三个,或每个基2 fft运算后每也缩放缩放运算,加加了中间计算的动器还。FFT的仪器还允许FFT的分数通过一动画动态化。