并行ISP桥接器的双HiSPi传感器接口是一种参考设计,允许将两个图像传感器合并到一个ISP。存在多个需要两个传感器的应用。一些示例包括3D视频、精确的工厂自动化控制、黑匣子汽车驾驶员记录仪、安全摄像头中的精确分析等。在本设计中,两个Aptina 9MT024/34 HiSPi传感器(720p)被输入到Latticbobappios下载地址eMacxO2设备。LatticeMachXO2对两个传感器接口进行反序列化,然后在LP SDRAM的帮助下结合图像进行帧缓冲。输出是组合图像的并行总线,因此ISP可以处理流。LatticeMachXO2是一种低成本、非易失性FPGA。结合LP SDRAM,它为将两个图像传感器连接到ISP提供了一种高效且经济的解决方案。
双HiSPi传感器参考设计可以在双传感器接口板(DSIB)上使用HDR-60和两个9MT024 Nanovesta板进行演示。请参阅下面的图片以了解演示设置。订购DSIB时,零件号为lcmx2 - 4000he -DSIB- evn。
有关HDR-60板和9MT024 Nanovesta传感器板的详细信息,请访问www.cogicecumenical.com/HDR60.有关双传感器演示的概述,请下载DSIB快速入门指南或EB69 DSIB评估板用户指南.