N: 1 MIPI CSI-2左右合并传感器聚合参考设计

以最低延迟将多个图像传感器聚合到单个输出

管理多个CSI-2传感器:摄像头在如今的许多应用中无处不在。系统设计人员面临的挑战是将数据从多个CSI-2传感器传输到应用处理器(AP)进行进一步处理。为了克服AP输入资源的限制,可以将来自多重的数码融合到数码中。

连接交联:莱迪思交联和CrossLink-NX FPGA系列结合了FPGA的灵活性与高性能硬核D-PHY端口,非常适合解决各类视频桥接,聚合和ISP设计难题。

完整的参考设计:该参考设计逐行连接多达5个通道... N输入1输出MIPI CSI-2左右聚合参考设计包括了详尽的设计示例,拥有莱迪思CSI-2 / DSI d-PHY接收器和CSI-2 /DSI D-PHY IP核的支持。

特性

  • 最多聚合5个MIPI CSI-2输入通道,每个通道最多实现4路传输(最多15个处方时钟和数据通道连接软IP)
  • 使用符合MIPI标准的软核或硬核IP
  • 每通道最大1.2交换容量的处方
  • 1,2¼4个tx通讯
  • 每个通道最大1.5 Gbps Tx(最大带宽6 Gbps)

跳转到

框图

文章

技术资源
标题 版本 日期 格式 文件大小
N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation with CrossLink-NX -源代码
FPGA-RD-02212 1.0 3/2/2021 邮政编码 88.5 MB.
N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation with CrossLink-NX - Documentation . N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation with CrossLink-NX - Documentation
FPGA-RD-02212 1.0 3/2/2021 PDF 2.6 MB
CSI-2交叉链接的共同聚合参考设计 - 文档
fpga - rd - 02192 1.0 20120年5月1日 PDF 1.8 MB
CSI-2并排聚合参考设计 - 源代码
1.0 20120年5月1日 邮政编码 18.9 MB
像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookieCookie政策