GPIOエキスパンダ

参考设计标志多くのアプリケーションにおいては,マイクロプロセッサで用意されているよりも多くの汎用I / O (GPIO)ポートが必要です。このデザインはGPIOエキスパンダ(拡張)としてラティス骑士を用いるソリューションを提供します。マイクロプロセッサのI / Oポート数が不十分なとき,これは付加的に制御(制御やデータ出力)とモニタ(データ入力)機能を提供します。本デザインは共通のタイミング仕様でマイクロプロセッサとバックエンド・デバイスをインターフェイスします。

跳转到

ブロックダイアグラム

パフォーマンスとサイズ

デバイスをテスト* 言語 性能 I / Oピン サイズ リビジョン
LCMXO640C-3T100C Verilog /硬件描述语言(VHDL) > 100 MHz 47 238/206 luts. 1.2
LC4256ZE-5TN100C Verilog /硬件描述语言(VHDL) > 100 MHz 47 187/194マクロセル 1.2
LFE3-17EA-6FTN256C Verilog /硬件描述语言(VHDL) > 100 MHz 47 242/211附近地区 1.3
LFXP2-5E-5TN144C Verilog /硬件描述语言(VHDL) > 100 MHz 47 277/274附近地区 1.3
lptm10 - 12107 - 3 - ftg208ces Verilog /硬件描述语言(VHDL) > 100 MHz 47 250/207 LUTS. 1.2

*他のデバイスでも動作します

注:上に示す性能とデザインサイズは見積りのみです。実際の結果は選ばれるパラメータ,タイミング制約,およびデバイス実装によって異なるかもしれません。詳細に関してはデザイン・ドキュメントを参照してください。特に明記しない場合,コーディングと設計作業はすべてPCプラットホームで実行されました。

文档

技术资源
标题 数量 版本 日期 格式 尺寸
GPIO扩展器,文件
RD1065 1.3 4/12/2011 PDF 280.6 KB
GPIO扩展器,源代码
RD1065 1.3 4/12/2011 邮政编码 195.5 KB

*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。

像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookie饼干的政策