LPDDR2 SDRAM压力版控制器IP核

JESD209-2B通用仪器仪器

基因莱迪思FPGA的LPDDR2解决方案- 莱迪思低功耗双倍数码(LPDDR2)同步动态手机仪器(SDRAM)轻送版器是一传递版本仪器,可口行业,综合JESD209-2B规范的LPDDR2输送器和模块。

将lpddr2轻松轻松成到您的设计中- 该IP核能让您将LPDDR2输电器仪器轻松成到到定制化。

特兰

  • 可行行业的,结合JESD209-2B规范的LPDDR2 SDRAM组件和模块
  • 高于LPDDR2,速率高达400 MHz / 800 Mbps
  • 支持LPDDR2SDRAM自动化液化和更新
  • 支持深度掉电极

注意:该“幂版”IP仅支持lpddr2和lpddr3无所事事和指令。故只支持支持发射为8,不出4送16.并且不留下闪存(lpddr2-n)。

跳转到

框图

性能和尺寸

ECP5.1
lut. 寄存器 I / O.2 F最大限度(MHz)3.
数码绕线宽度:16(x16) 1599 2241. 1639. 34. 400 MHz(800 Mbps)
数据载线宽度:32(x32) 1818年 2462 1937年 54. 400 MHz(800 Mbps)

1.使用LFE5um-85F-8BG756CES器材和含有LFE5um控制包的格子钻石3.10软件产前的性能diam diam使用数码。使用不合适的所版本,或latticeecp5系列不依赖或等级的器材,性能可会会不错。
2. I / O列显示的数量表示LPDDR2输电器接口I / O数量。(本地端)的I / O不在。
3.当使用32位或更低的数码宽度并使个片选时,lpddr2 ip核在最快的速度等级(8)下的运行速度可达400 MHz(800 LPDDR2)。

钱购信息

产品系列 订购牌 描述
Crosslink-NX. lpddr2l-cnx-u 单次设计许可
Crosslink-NX. LPDDR2L-CNX-UT 多重可口
ECP5. lpddr2l-e5-u 单次设计许可
ECP5. LPDDR2L-E5-UT 多重可口

IP版本:1.0

评估:欲欲载载ip的完整完整版本,请请用清晰的设计师工具,并单击页面上的莱迪思IP服务器选项。您可以可供供所读出的raticecore ip核和模块。

购买:欲了解如何购物IP核,请联系您当地的莱迪思销售办事处

文章

快速参考
标题 版本 日期 格哈 文件大小
LPDDR2 SDRAM控制器Lite IP核心用户指南
FPGA-IPUG-02046 1.1 8/26/2020 PDF. 1.2 MB.
LPDDR2 SDRAM控制器IP核心 - 格子辐射软件
FPGA-IPUG-02089 1.5 6/23/2021 PDF. 1.4 MB.
与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述Cookie政策