SPI控制器 - WIDNBONE兼容

参考设计徽标串行外围接口(SPI)总线在微处理器和其他设备之间提供行业标准接口,如下框图所示。该参考设计文档了SPI Wishbone控制器,该控制器旨在提供具有叉骨总线和外部SPI设备的微处理器之间的界面。在主模式下,SPI控制器可以配置用于与多个外芯片SPI端口进行通信。在从模式中,SPI支持与片外SPI主站的通信。bob电子竞技俱乐部

跳到

框图

性能和尺寸

测试设备 表现 I / O引脚 设计尺寸 修订
LCMXO2280C-5FT256C > 70MHz. 38 112 LUTS(VHDL)
116 LUT(Verilog)
1.5
LC4256ZE-5MN144C > 70MHz. 38 95宏细胞(VHDL)
94宏小区(Verilog)
1.5
LFXP2-5E-5FT256C. > 70MHz. 38 148 LUT 1.5

*也可以在其他设备中工作。

请注意:上面显示的性能和设计尺寸仅估计。实际结果可能根据所选择的参数,时序约束和设备实现而变化。有关详细信息,请参阅设计的文档。除非另有说明,否则所有编码和设计工作都在PC平台上完成。

文件

技术资源
标题 数字 版本 日期 格式 大小
SPI WIPHBONE控制器 - 文档
RD1044 1.7 2014年3月3日 PDF. 960 KB.
SPI WIPHBONE控制器 - 源代码
RD1044 1.8 2015年1月1日 压缩 477.7 KB.

*点击“更改通知我”按钮,表示您同意接收您所选文件的更改通知。

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述Cookie政策