パイプライン型的DDR SDRAMコントローラ


通迅订阅

DDR SDRAM(双倍数据速率)コントローラは,業界標準のDDR SDRAMと整合する汎用メモリ・コントローラです。メモリ・コントローラはユーザのアプリケーションとインターフェースを取る基本的コマンドを備えています。このインターフェースはアプリケーションと本モジュールの統合に要する労力を軽減し,DDR SDRAMコマンド・インターフェースに関する作業を容易にします。メモリ用のタイミング・パラメータは,構成インターフェースの一部としてコアに入力する信号を通してセット出来ます。これは同一ネットリストを使用しながら異なるメモリ・デバイスに切替えて,タイミング・パラメータの修正を行いアプリケーションに適応させるようにしています。

ハードウェア・デモ

このIPコアのハードウェアデモビットストリームはLatticeEC高度な評価ボードで利用可能です。ビットストリーム,およびその操作の詳細な説明は,このページのリソースボックスで”デザインファイル”リンクをクリックしてダウンロード可能です。

特長

  • 業界標準DDR SDRAMとのインターフェース
  • 高性能DDR 400/333/266/133Mbps動作
  • 2、4もしくは8のプログラム可能なバースト長
  • 2もしくは3サイクルのプログラム可能なCASレーテンシー
  • 活跃コマンドを最小化するインテリジェント・バンク・マネージメント
  • 全ての標準DDRコマンドをサポート
  • 高信頼性動作の同期設計
  • 処理能力を最大化するコマンド・パイプライン
  • 2つのDIMMをサポート
  • すべての共通メモリ構成をサポート
    • 8、16、32、64と72ビット幅のSDRAMデータ・バス
    • 異なるメモリ・デバイス用の可変アドレス幅
    • プログラム可能なタイミング・パラメータ
    • データマスク信号経由のバイト・レベル書き込み
    • 1、2、4もしくは8ビットのチップ選択
    • バースト終結

的DDR SDRAMコントローラー——パイプラインとして可能ですIPexpressユーザー構成可能なIPコア,デザイン内のIPアドレスの構成と使用のネットリストとシミュレーションファイルの生成を許可します。ビットストリームの生成を防止する可能性がありますまたはIPのライセンスを購入しない限り,ビットストリーム存在時のロジックがありますに注意してください。

跳转到

ブロックダイアグラム

パフォーマンスとサイズ

LatticeECP31
パラメーターの設定2 附近地区 レジスタ I / O f马克斯(MHz)
表3 - 1ユーザガイドのデフォルト・パラメータ時 1175 1403 1594 249 400 200 mhz (DDR)

1.パフォーマンスと使用率データは,ラティス钻石1.1ソフトウェアと,lfe3 - 95 e - 8 fn1156cデバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェアバージョンを使用してまたはLatticeECP3家族の内で別のデバイス密度や速度のグレードをターゲットします。
2.32ビットのSDRAMデータパス幅

LatticeECP2M /秒1
パラメーターの設定2 附近地区 レジスタ I / O f马克斯(MHz)
表3 - 1ユーザガイドのデフォルト・パラメータ時 1195 1386 1558 249 400 200 mhz (DDR)

1.パフォーマンスと使用率データは,ラティス钻石1.1ソフトウェアと,LFECP2M-35E-7F672Cデバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェアバージョンを使用してまたはLatticeECP2M / S家族の内で別のデバイス密度や速度のグレードをターゲットします。2。32ビットのSDRAMデータパス幅

LatticeECP2 /秒1
パラメーターの設定2 附近地区 レジスタ I / O f马克斯(MHz)
表3 - 1ユーザガイドのデフォルト・パラメータ時 1195 1386 1558 249 200mhz (400 DDR)

1.パフォーマンスと使用率データは,ラティス钻石1.1ソフトウェアと,LFECP2-50E-7F672Cデバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェアバージョンを使用してまたはLatticeECP2 / S家族の内で別のデバイス密度や速度のグレードをターゲットします。
2.32ビットのSDRAMデータパス幅

LatticeEC / P1
パラメーターの設定2 附近地区 レジスタ I / O f马克斯(MHz)
表3 - 1ユーザガイドのデフォルト・パラメータ時 1295 1367 1761 249 166 MHz (333 DDR)

1.パフォーマンスと使用率データは,ラティス钻石1.0ソフトウェアと,LFECP33-5F672Cデバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェアバージョンを使用してまたはLatticeECP / EC家族の内で別のデバイス密度や速度のグレードをターゲットします。
2.32ビットのSDRAMデータパス幅

LatticeSC / M1
パラメーターの設定2 附近地区 レジスタ I / O f马克斯(MHz)
表3 - 1ユーザガイドのデフォルト・パラメータ時 1111 1277 1517 237 200mhz (400 DDR)

1.パフォーマンスと使用率データは,ラティス钻石1.1ソフトウェアと,LFSC3GA25E-6F900Cデバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェアバージョンを使用してまたはLatticeSC / M家族の内で別のデバイス密度や速度のグレードをターゲットします。
2.32ビットのSDRAMデータパス幅

MachXO21
パラメーターの設定2 附近地区 レジスタ I / O f马克斯(MHz)
表3 - 1ユーザガイドのデフォルト・パラメータ時 631 1184 1139 151 133mhz (266 DDR)

1 .予備的な情報。パフォーマンスと使用率の特性はLFXP2 17 e 6 f484cラティスispLEVER 8.0ソフトウェアを使用して生成されます。別の密度,速度またはグレードMachXO2ファミリ内のこのIPコアを使用して,パフォーマンスが異なる場合があります。
2.16ビットのSDRAMデータパス幅

LatticeXP21
パラメーターの設定2 附近地区 レジスタ I / O f马克斯(MHz)
表3 - 1ユーザガイドのデフォルト・パラメータ時 1193 1384 1558 249 200mhz (400 DDR)

1.パフォーマンスと使用率データは,ラティス钻石1.1ソフトウェアと,LFXP2-17E-6F484Cデバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェアバージョンを使用してまたはLatticeXP2家族の内で別のデバイス密度や速度のグレードをターゲットします。
2.32ビットのSDRAMデータパス幅

LatticeXP1
パラメーターの設定2 附近地区 レジスタ I / O f马克斯(MHz)
表3 - 1ユーザガイドのデフォルト・パラメータ時 1295 1367 1761 249 133mhz (266 DDR)

1.パフォーマンスと使用率データは,ラティス钻石1.1ソフトウェアと,LFXP20E-5F484Cデバイスを使用して生成されます。パフォーマンスが異なる場合があります別のソフトウェアバージョンを使用してまたはLatticeXP家族の内で別のデバイス密度や速度のグレードをターゲットします。
2.32ビットのSDRAMデータパス幅

発注情報

家族 パートナンバー
LatticeECP3 DDRCT-GEN-E3-U6
LatticeECP2M DDRCT-GEN-PM-U6
LatticeECP2 DDRCT-GEN-P2-U6
LatticeEC / P DDRCT-GEN-E2-U6
LatticeSC DDRCT-GEN-SC-U6
MachXO2 DDRCTWB-M2-U
LatticeXP2 DDRCT-GEN-X2-U6
LatticeXP DDRCT-GEN-XM-U6

IPバージョン:6.10。

このIPの完全評価バージョンをダウンロードするには,IPエクスプレスのメイン・ウィンドウにあるラティスIPサーバへ行ってください。ダウンロードできる全てのラティスIPモジュールは,このタブ上でご覧になれます。

IPコアを購入する方法を見つけるためにローカル格子営業所までご連絡ください。

ドキュメント

快速参考
信息资源
下载
标题 数量 版本 日期 格式 大小
DDR & DDR2 SDRAM Controller- pipelinine (MachXO2) IP Core User's Guide
ipug93 1.2 3/20/2015 PDF 3.5 MB
DDR/DDR2 SDRAM控制器-流水线用户指南
DDR1和DDR2内核使用相同的手册。
IPUG35 05.0 2/13/2012 PDF 3.9 MB
标题 数量 版本 日期 格式 大小
IPexpress快速入门指南
8/5/2010 PDF 304.8 KB
标题 数量 版本 日期 格式 大小
用于LatticeEC高级评估板的DDR控制器评估比特流
包含用于LatticeEC(和ECP)高级评估板的比特流文件(DDR),以及比特流操作的技术说明。
6/1/2005 邮政编码 13.4 MB
标题 数量 版本 日期 格式 大小
DDR SDRAM控制器的评估配置-流水线的ECP/EC和LatticeXP
10/1/2005 邮政编码 631.2 KB
用于DDR SDRAM控制器的评估包-用于LatticeECP/EC的流水线
8/1/2006 邮政编码 615.8 KB

*点击“更改通知我”按钮,表示您同意接收您所选文件的更改通知。

像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookie饼干的政策