CrossLink-NX:エンベデッドビジョン&プロセッシングFPGA

MIPIブリッジ&エッジAIの組み合わせを実現

ラティス・ネクサス・プラットフォーム——同クラスのFPGAと比較して最大75%低消費電力,4毫米x 4毫米の小型パッケージサイズ

画像処理アプリケーションのためのクラス最高性能を提供——ロジック当たり最大の内蔵メモリ量,最大1ロジックセル当たり170ビット,AI推論に最適

高速インタフェース- 2.5 Gbpsハードウェアmipi d-phy,5 gbps pcie,1.5 gbpsプログラマブルio,1066 mbps ddr3.lvds,sublvds,openldi(oldi),sgmii,fpgaファブリック更多重·复制·分享到実现

机械

  • 高速驾驶(インスタントオン) - 3 msでioを起动,8毫秒でデバイスを起动
  • プログラム可能なfd-soiバックバイアスバイアスデバイス毎毎パフォーマンスととととととととととととととと最适
  • ハードウェアmipi d-phy(4レーン)トランシーバを2つつ装,1つのphyで10 gbps
  • カメラ,ディスプレイインタフェース用に最大37プログラマブル・ソースシンクロナスI / Oペア
  • 4毫米x 4毫米WLCSパッケージ(0.4毫米ピッチ)から17毫米x 17毫米BGAパッケージ(0.8毫米ピッチ)
  • クラス最小のソフトエラーレート,综合と比较しててて倍

各项目へのリンク

ファミリーテーブル

Crosslink-NXデバイスセレクションガイド
机械 LIFCL-17. LIFCL-40.
ロジックセル 17K. 39K.
エンベデッドメモリ(EBR)比特(Kb) 432. 1512.
ラージメモリ(LRAM)位(KB) 2560 1024
18 x 18器件 24. 56.
ADCブロック 2 2
GPLL 2 3.
HW 10 Gbps D-PHYクアッド 2 2
HW 2.5 Gbps D-PHYデータレーン(合并) 8 8
5 GB / S PCIe Gen2ハードIP - - - - - - 1
0.4毫米总I / O (D-PHY,作为PCIeワイドレンジ,ハイパフォーマンス)

LIFCL-17. LIFCL-40.
72 WLCSP (3.7 x 4.1 mm) 40(1,0,16,24) - - - - - -
0.5毫米总I / O (D-PHY,作为PCIeワイドレンジ,ハイパフォーマンス)

LIFCL-17. LIFCL-40.
72 QFN (10 x 10毫米) 40(1,0,18,22) 40(1,0,18,22)
121 csfBGA (6 x 6 mm) 72 (2, 0, 24, 48) 72 (2, 0, 24, 48)
289 csfBGA (9.5 x 9.5 mm) - - - - - - 180 (2,1,106, 74)
0.8毫米总I / O (D-PHY,作为PCIeワイドレンジ,ハイパフォーマンス)

LIFCL-17. LIFCL-40.
256 Cabga(14 x 14毫米) 78 (2, 0, 30, 48) 163(2,1,89,74)
400 CABGA(17 x 17毫米) - - - - - - 192(2,1,118,74)

ソリューション

エッジAIコンパニオン

  • 1つまたは複数のCSI-2イメージセンサーをプロセッサインタフェース(作为PCIe、CMOS、CSI-2)に変換
  • プロセッシング用に最大3 Mbitの内蔵RAM
  • 物体検知や物体カウントのためのCPU処理をオフロード
  • シングルデバイスによる分数画像画像画像ののとエッジai处をを実现

センサ·アグリゲーション

  • 最大11のmipi csi-2イメージセンサ入力を1つのmipi csi-2出力
  • データを結合し水平方向拡張したビデオを生成
  • 外部DDRメモリを用いてデータを結合し垂直方向に拡張したビデオを生成
  • 个别の···チャネルをををてセンサセンサセンサから
  • 限制されたプロセッサの(机械·数码)をを张

イメージセンサ·プロセッシング

  • 1つまたはまたは数のCSI-2イメージセンサーをプロセッサインタフェースに(PCIe,CMOS,CSI-2)
  • フル機能のビデオ処理を統合
  • 例:Debayer,颜色校正矩阵,RGB增益,伽玛校正,そのその
  • プロセッサからISP机构を軽减

信号の分类

  • CSI-2 / DSI入力信号·岐しし数のビデオを力(最大14)
  • 安全性を重要とするアプリケーションのセンサーデータに冗長性を提供
  • つのつの力をををのディスプレイ力が必要とする素素素简化

视频

CrossLink-NX扩大图像

介绍Crosslink-NX

Crosslink-NX FPGA是在新格子Nexus平台上实现的第一个FPGA系列。Crosslink-NX提供能效,小型尺寸,高可靠性和更高的性能开发人员需要为边缘实现创新的嵌入式视觉解决方案。
Crosslink-NX:功率效率演示扩大图像

Crosslink-NX:功率效率演示

本演示测量了Lattice的CrossLink-NX fpga相对于使用商用电路板的其他类似fpga的功耗。
Crosslink-NX:演示即时扩大图像

Crosslink-NX:演示即时

该演示测量了Lattice的CrossLink-NX fpga相对于其他使用商用开发板的类似fpga的IO唤醒时间。
Crosslink-NX:嵌入式视觉演示扩大图像

Crosslink-NX:嵌入式视觉演示

本演示展示了一个基于Lattice Nexus平台的CrossLink-NX FPGA开发板。FPGA已被编程来执行摄像机聚合,这是在许多应用中常见的嵌入式视觉用例。bobappios下载地址
CrossLink-NX:人类存在演示扩大图像

CrossLink-NX:人类存在演示

本演示展示了一个基于Lattice Nexus平台的CrossLink-NX FPGA开发板。FPGA已被编程为执行人类存在检测和计数,这是许多应用中发现的常见AI用例。bobappios下载地址

电子剂2021电子D'或奖励

数字IC.

商业智能AI卓越奖

2021年决赛

2020年电子行业大奖

嵌入式解决方案产品年度

工程成就计划(LEAP)奖项的领导率2020

铜牌-嵌入式计算类

2020电子制造商最好的行业奖

最佳FPGA奖(技术和产品创新类别)

设计资源

开発&ボード

当社の開発キットとボードで設計プロセスの合理化

IP&リファレンスデザイン

事前検证済み,开着期间を短缩

開発ソフトウェア

使いやすく,開発に必要な機能を提供

资料

*点击“更改通知”按钮,即表示您同意收到更改所选文件的通知。

サポート

技术サポート

技术サポートが必要な方向は

品質と信頼性

品質と信頼性に関する資料はこちら

像大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们也允许第三方在我们的网站上放置cookie。如继续使用本网站,即表示您同意使用我们所述的cookiesCookie政策