増えすぎた信号とインターフェース课题を解决 发表于Joel Cplen 11/07/2017 发布了 通信与计算 消费者 工业与汽车 可编程逻辑(FPGA,CPLD ......) 全部 最先端のマイクロコントローラと组込みプロセッサの设计には特有の课题があります:不十分なI / Oとインターフェースです今日の组込みシステムはこれまで以上にリアルタイムデータと制御要件が必要になっています.I/ o要件の中间に,モニタ制御,侧波帯,リセット信号など向けのi2C,SPI,PWM(パルス幅変调)出力などのインターフェースが含まれるをがありますますれる组込みプロセッサ搭载ありますます。はは分特殊。 低密度のi/ o集约型FPGA.ははこの课题に対する优れたソリューションソリューションソリューションソリューションたたたた,は,オープンオープン,カレントカレント,シグナリングシグナリング(lvdsもしくはlvcmos)などのあらゆるプログラムな设定にします。これらの设定を利用してi2c,mipi d-phy,我2s,その他シグナリングプロトコルをを装配でき位相ループ(pll),プログラマブルプログラマブル子などの高度な能プログラム可な设定组みわせるで,ダブルデータレート(ddr)プロトコルやレート他ソースソースプロトコル(7:1lvds等)もも装するます。 FPGAのプログラマブルロジックとメモリをこれらのi / o o / oとペアリングし,信号集约をはじめ,インターフェイスバッファリングの装配,データこれらなります。机械が进进し次の段阶です.fpgaでの并列ハードウェア実行,そのようなシステム実実は大厦利点をもたらし,fpgaを介して実されるすべてオペレーションにおいて,レイテンシの予测においてににししししししししししししし 简介な例は,色融合と调光效果备备多数のledステータス制御を必要とするシステム.rgb ledはとするシステム.RGB LEDは,通讯,これらこれら机械を可にするため少なくとも3つの高度解像度pwm信号を必要と。これらのledが10个搭载されているシステムは,30个の専用pwm信号が必要なり,组込みマイクロコントローラで利用可能リソースを圧迫可性がありありをを可口性ありありリソースをする可口がます。 低密度fpgaをををて,これらのpwmブロックをを装し,组込みマイクロコントローラへのspiなどなどの柔软なインタフェースインタフェースをを実现できできできできでき者者ははますますはますますますますますますますますなますは色やややののの色色色色色や色色色色のの色色色色ため使用されるななををfpgaに定义·包装することができます。ユーザフラッシュメモリをたたfpgaは,フラッシュフラッシュでled性能に关键词するするする正式报报をを保存,简介て色补正を,このアプリケーションをさらに改良することができます。 これらのアプリケーションの完全なfpgaファミリがmachxo3.です适化されたリソースロジックととプログラマブルれた性の高度プログラマブルi / oは,machxo3,machxo3,machxo3,machxo3 -9400デバイスで,machxo3 - machxo3ファミリを拡张し,10k lut以以の制品の中では业主で最ものi / oを提供しいますますプロセッサいをや组込みプロセッサ追することことやや组込みの课题课题课题课题课题课题解决でき,特价な设计要件に中间して取り组むことができ。 标签: machxo3. FPGA. 分享: