iCE40 UltraPlus I2S IP

使用I.2Sコントローラ

ラティスセミコンダクターの汎用我2sコントローラは我2sバスを制御する效率的な方法ををします。加え,ユーザーが特征の设计に応えるよう,我2年代コントローラをカスタマイズすることが可能です。プログラマブルな性質を持つFPGAはユーザーに我2sデバイスがニーズに応えよう设定设定の性をもたらしもたらしもたらしますますもたらしもたらし

2Sバスは电子システムでオーディオオーディオに接続できる3つのワイヤ,半二重半二重リンクです。ます。

このI.2年代バスはオーディオデータのみを処理し,サブコーディングや制御などのその他の信号は別に伝送されます。ピンの数を最小限にし,配線の単純化するため,2つの時間マルチプレックスのデータチャネル用のラインで構成される3ラインシリアルバスは,言語選択ラインとクロックラインを使用します。

特長

  • i2トランスミッタマスターもしくは我2sレシーバマスターとして设定可
  • インターフェースを備えたLMMIインターフェース
  • 16〜32ビットの设定可能サンプルデータ解像
  • 16〜32ビットの设定可能データ幅
  • アクティブな高割込み出力

ブロックダイアグラム

ドキュメント

下载
标题 数量 版本 日期 格式 大小
《I2S控制器IP核心用户指南》
1.0 2/21/2018 PDF 1.1 MB.
I2S控制器IP核心
1.0 3/31/2018 IPK 127.7 KB.

*点击“更改通知”按钮,即表示您同意收到更改所选文件的通知。

像大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们也允许第三方在我们的网站上放置cookie。如继续使用本网站,即表示您同意使用我们所述的cookiesCookie政策