N输入到1输出MIPI CSI-2 Side-by-Side Aggregation

聚合多个图像传感器与最小的延迟的单个输出

管理多个CSI-2传感器:在当今的许多应用中,相机已经变得无处不在,数量众多。bobappios下载地址系统设计人员面临的挑战是如何将数据从多个CSI-2传感器移动到应用处理器(AP),以便进一步处理。bobappios下载地址为了克服AP输入资源的限制,可以将来自多个摄像头的数据聚合到一个流中。

与交联连接:Lattice CrossLink和CrossLink- nx FPGA家族结合了FPGA的灵活性和高性能硬化D-PHY端口,非常适合解决许多视频桥接、聚合和ISP设计挑战。

完整的参考设计:这个参考设计将5个通道一行一行地水平连接起来。N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation Reference Design (N Input to 1 Output MIPI CSI-2 Side-by-Side Aggregation Reference Design)包含一个完整的文档化设计示例,由Lattice CSI-2/DSI D-PHY接收器和CSI-2/DSI D-PHY IP核提供支持。

特性

  • 水平累计多达5个MIPI CSI-2输入通道,每个通道多达4个通道(多达15个总Rx时钟和数据通道到软IP)
  • 使用软或硬mipi兼容IP的组合
  • 每道最多1.2 Gpbs Rx
  • 一个,两个或四个发送通道
  • 每泳道最大1.5Gbps的的Tx(6 Gbps的最大带宽)

跳转到

框图

文件

技术资源
标题 数字 版本 日期 格式 尺寸
N输入到1个输出MIPI CSI-2侧由端聚合,交联-NX - 源代码
fpga - rd - 02212 1.0 3/2/2021 邮政编码 88.5 MB
N输入到1个输出MIPI CSI-2侧由端聚合,交联-NX - 文档
fpga - rd - 02212 1.0 3/2/2021 PDF 2.6 MB.
交叉链接文档的CSI-2并行聚合参考设计
FPGA-RD-02192 1.0 5/1/2020 PDF 1.8 MB.
CSI-2横向聚合参考设计交联-源代码
1.0 5/1/2020 邮政编码 18.9 MB.

*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述饼干的政策