SPI Flash控制器与磨损水平

相关产品


通迅订阅

参考设计标志闪存已广泛应用于嵌入式系统,以支持消费电子等产品的各种功能。bob电子竞技俱乐部如何有效地管理Flash存储器,延长Flash存储器的使用周期,已成为设计者面临的挑战。

每个扇区或块的最大擦除周期数接近100,000。对于大多数应用程序bobappios下载地址,主设备通常访问和更新一些特定的扇区。这些部门可以在短时间内磨损,而其余部门仍然有效的申请。bobappios下载地址这种行为大大降低了Flash内存的寿命,并影响了整体产品成本。磨损均衡是一种通过平均每个扇区的访问次数来延长闪存服务周期的技术。因此,擦除周期的数量分布在所有扇区中,从而延长了Flash存储器中每个扇区的寿命。

本参考设计实现了SPI Flash存储器数据存储的磨损均衡控制。CPU存储擦除次数、逻辑映射物理表和有效页面指针到嵌入式块RAM (EBR)或用户Flash内存(UFM),以跟踪SPI Flash内存的使用情况。一个WISHBONE总线用于主设备和磨平控制器之间的接口。

特性

  • 用于命令和数据传输的可配置寄存器
  • 管理每个扇区的擦除次数
  • 管理Flash内存的逻辑映射物理表
  • 提供有效的页面指针
  • bob电子竞技俱乐部支持SPI接口
  • 叉骨兼容

跳转到

框图

点击图像放大

性能和尺寸

测试设备 语言 性能 I / O引脚 设计的尺寸 架构资源 修订
lcmxo2 - 1200 hc - 5 tg100ces Verilog > 24 MHz 37 359附近地区 7 ebr 1.0

*也可以在其他设备上工作。

请注意:上述性能和设计尺寸仅为估算值。根据所选择的参数、时间限制和设备实现,实际结果可能会有所不同。详情请参阅设计文档。除非另有说明,所有的编码和设计工作都是在PC平台上完成的。

文档

技术资源
标题 数量 版本 日期 格式 大小
SPI Flash控制器与磨损水平
fpga - rd - 02101 1.1 1/29/2021 PDF 1 MB
SPI Flash控制器与磨损水平-源代码
RD1102 1.0 11/8/2010 邮政编码 952.2 KB

*点击“更改通知我”按钮,表示您同意接收您所选文件的更改通知。

像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookie饼干的政策