ispClock

クロックマネージャデバイス

ispclockデバイスですべてを置き换えるのに,ゼロ遅延バッファ,ファンファンバッファ,终端抵抗,遅延遅延,および蛇クロックトレイアウトででですかですですかかかか?

停止した時計でさえ,1日に2回,正確な時間を伝えます-ispClockデバイスは,複数のクロック周波数を生成し,異なるシグナリング要件を持つクロックネットを駆動するようにシステム内でプログラムすることが可能です。

タイムストリーム - クロック·トレースクロックののののののししし,トレースインピーダンスを正确にさ,クロック·ネットを异なる信号要件駆すべてがますます。

  • 复数のフォーマットで利用可用:クロック生成用ispclock5600a,views ock ispclock5400d,シングルシングル分类用ispclock5300s
  • ボード空间を削减-1つのispclockがが数の种类のクロックデバイス置き换え可以
  • 最大サイクル・サイクル・ジッタ70 ps(ピーク・ピーク)
  • 最大位相ジッタ50 ps
  • 複数のインターフェースの種類に対応:LVTTL, LVCMOS,萨HSTL, LVDS, VPECL, Diff。萨Diff, HSTL

リンクに飛ぶ

ファミリーテーブル

ispClock製品ファミリ選択ガイド

ispClock5600Aファミリ ispClock5400Dファミリ Ispclock5300sファミリ
出力 20÷10. 10もしくは6 20日,16日,12日,8もしくは4
入力動作周波数レンジ 8から400 mhz 50÷400MHz. 8から267 mhz
出力动作周波 4÷400MHz. 50÷400MHz. 5÷267MHz.
VCOオペレーション 320÷800MHz. 400÷800MHz. 160÷400MHz.
拡散スペクトル互换性 あり あり あり
シングルエンドファンアウトバッファーインターフェース LVTTL, LVCMOS, HSTL, eHSTL, SSTL なし LVTTL, LVCMOS, HSTL, eHSTL, SSTL
シングルエンドクロックリファレンスおよびフィードバックインターフェース LVTTL,LVCMOS,SSTL,HSTL LVCMOS LVTTL, LVCMOS, HSTL, eHSTL, SSTL
差動ファンアウトバッファーインターフェース Sstl, hstl, lvds, lvpecl LVDS,LVPECL,HSTL,SSTL,HCSL,MLVDS なし
差動クロックリファレンスおよびフィードバックインターフェース Hstl, sstl, lvds, lvpecl LVDS,LVPECL,HSTL,SSTL,HCSL,MLVDS LVDS,LVPECL,HSTL,SSTL
PLLフィードバックの种类 内部/外部 内部/外部 外部
M,N分周器 1から40のカウント なし なし
V分周器数 5 4 3.
V分周器カウントレンジ 80(2 2からステップ) 16(2 2からの累乗で) 32(2 1からの累乗で)
最大号 70ps(ピーク - ピーク) 29ps(ピーク - ピーク) 70ps(ピーク - ピーク)
最大周期ジッタ(RMS) 12 ps 2.5 ps 12 ps
最大位相ジッタ(rms) 50ps. 6ps典型。 50ps.
最大静的位相オフセット -100 psから200 ps 5 psから95 ps -40psから100ps.
生成される周波数 5 4 3.
可编程阶段偏斜 156psから12ns. 156psから12ns. 156psから5ns.
プログラム可能な位相スキュー なし 0psから288ps なし
ファンアウトバッファーモード なし あり あり
プログラム可能なターミネーション 40÷70Ω&20Ω设定 なし 40÷70Ω&20Ω设定

デザインリソース

ipリファレンスデザイン

プレテスト,再利用可能な機能を利用して設計の労力を軽減

アプリケーションノート

当社のfpga,开発ボードのラインナップを大大用法方法

ソフトウェア

使いやすい设计设计フローフロー完全

开発&ボード

当社の开启キットとボードで设计プロセス合理化学

プログラミングハードウェア

当社のプログラミングハードウェアで·プログラミング,インサーキット再构成の负担を

ドキュメント

快速参考
技术资源
信息资源
下载
标题 数量 版本 日期 格式 大小
ispClock5620A评估板:ispPAC-CLK5620A-EV1
描述了ISPPAC-CLK5620A-EV1评估板的特征和操作。
AN6072 3/1/2007 PDF. 929.7 KB.
接口ispClock5600A与参考时钟振荡器
AN6079 01.0 8/6/2008 PDF. 513.5 KB.
ispClock5620评估板ispPAC-CLK5620-EV1
AN6064 11/1/2004 PDF. 1019.1 KB
使用低成本CMOS振荡器作为SERDES应用的参考时钟bobappios下载地址
AN6080 01.1 2/13/2012 PDF. 202.4 KB.
使用ISPclock5400D差分时钟缓冲区驱动Serdes参考时钟
AN6081 01.0 10/6/2009 PDF. 741.8 KB
标题 数量 版本 日期 格式 大小
ispClock5300S数据表
DS1010 01.4 10/1/2007 PDF. 1.2 MB.
ispClock 5600家庭数据表修订历史
2/1/2005 PDF. 8 KB.
ispClock 5600A系列数据表
DS1019 01.4 6/3/2008 PDF. 969.3 KB
ISPCLOCK5400D家庭数据表
DS1025 01.3 12/14/2011 PDF. 1.6 MB
标题 数量 版本 日期 格式 大小
ispClock5620A评估板:ispPAC-CLK5620A-EV1
描述了ISPPAC-CLK5620A-EV1评估板的特征和操作。
AN6072 3/1/2007 PDF. 929.7 KB.
接口ispClock5600A与参考时钟振荡器
AN6079 01.0 8/6/2008 PDF. 513.5 KB.
ispClock5620评估板ispPAC-CLK5620-EV1
AN6064 11/1/2004 PDF. 1019.1 KB
使用低成本CMOS振荡器作为SERDES应用的参考时钟bobappios下载地址
AN6080 01.1 2/13/2012 PDF. 202.4 KB.
使用ISPclock5400D差分时钟缓冲区驱动Serdes参考时钟
AN6081 01.0 10/6/2009 PDF. 741.8 KB
标题 数量 版本 日期 格式 大小
从ispClock5400D差分时钟缓冲区生成单端时钟源参考设计文档
RD1069. 1.0 1/22/2010 PDF. 171.3 KB
从ispClock5400D差分时钟缓冲区生成单端时钟源-源代码
RD1069. 1.0 1/22/2010 邮政编码 129.9 KB.
标题 数量 版本 日期 格式 大小
PCN06A-19成熟选择设备停止
2019年6月25日 PDF. 305.2 KB.
PCN07B-19 Unisem关闭
PCN07B-19. 11/26/2019 PDF. 348.2 KB
PCN06C-11撤回PCN06B-11
材料集
PCN06C-11 1.0 8/1/2011 PDF. 838.5 KB
ACN03D-11 ACN03C-11撤回
材料集
ANC03D-11 1 4/1/2011 PDF. 796.6 KB
PCN02A-15常见问题解答
2.0 2015年6月18日 docx. 60.8 KB.
PCN 02 15 Affected_OPN_Listing
中止
3.0 8/12/2015 XLSX 310.4 KB.
PCN 02A-15 SnPb和选择成熟家族中止
1.0 2015年6月18日 PDF. 316.9 KB.
标题 数量 版本 日期 格式 大小
Lattice OrCAD捕获原理图库(OLB)
该文件包含用于所有Lattice产品的OrCAD捕获原理图库(OLB文件类型)。这个.zip文件还包括一个.xls工作表,其中包含OLB的内容列表。这些符号可以用于帮助OrCAD原理图设计。
7.1 6/23/2021 邮政编码 4.4 MB.
标题 数量 版本 日期 格式 大小
Power Manager II和ispClock应用示例
I0191 2.0 8/1/2007 PDF. 456.1 KB
ispClock5300S产品简短
I0193 1.0 10/31/2012 PDF. 1.1 MB.
ispClock产品简短
I0168 6.0 12/5/2007 PDF. 611.2 KB.
ispClock5400D产品简短
I0200 1.0 2012年11月1日 PDF. 544.5 KB.
产品选择指南
I0211 30.0 5/11/2021 PDF. 9.5 MB.
标题 数量 版本 日期 格式 大小
Lattice ispCLOCK产品家族认证概述
一个 7/1/2009 PDF. 383.3 KB.
32 QFNS无铅器件材料内容
包括所有3个版本
D 2016/19/19 PDF. 43.4 KB
SN64_PAC
牧师C 4/19/2018 PDF. 22 KB.
tn64_pac.
牧师维 2018年2月7日 PDF. 23.1 KB.
TN_VN48(PAC,M4A)
牧师乙 2018年2月7日 PDF. 25.3 KB
SN_SG48.
rev c1. 2019年9月9日 PDF. 52.9 KB.
标题 数量 版本 日期 格式 大小
嵌入式系统中的动态电源管理
4/1/2005 PDF. 619.6 KB.
标题 数量 版本 日期 格式 大小
[BSDL] ISPCLOCK5320S 64引脚TQFP
1.00 3/1/2007 BSM. 12.2 KB
[BSDL] ispCLOCK5610Av 48引脚TQFP
1.01 4/21/2006 BSM. 13.3 KB.
[BSDL ISC] ispCLOCK5620Av 100引脚TQFP
1.01 4/21/2006 BSM. 20.1 KB
[BSDL ISC] ISPCLOCK5312S 48引脚TQFP
1.00 3/1/2007 BSM. 15.7 KB.
[BSDL] ISPCLOCK5620AV 100引脚TQFP
1.01 4/21/2006 BSM. 15 KB.
[BSDL ISC] ispCLOCK5510v 48引脚TQFP
1.00 4/1/2005 BSM. 17.8 KB.
[BSDL ISC] ispCLOCK5610v 48引脚TQFP
1.01 6/1/2005 BSM. 18.1 KB.
[BSDL] ISPCLOCK5316S 64引脚TQFP
1.00 3/1/2007 BSM. 12.3 KB
[BSDL] ISPCLOCK5304S 48引脚TQFP
1.00 3/1/2007 BSM. 10 KB
[BSDL] ISPCLOCK5406D 48引脚TQFP
1.00 1/1/2009 BSM. 12.3 KB
[BSDL ISC] ispCLOCK5304S 48引脚TQFP
1.00 3/1/2007 BSM. 15.4 KB
[BSDL ISC] ispCLOCK5620v 100引脚TQFP
1.02 6/1/2005 BSM. 19.8 KB.
[BSDL ISC] ISPCLOCK5308S 48引脚TQFP
1.00 3/1/2007 BSM. 15.4 KB
[BSDL] ISPCLOCK5312S 48引脚TQFP
1.00 3/1/2007 BSM. 10.6 KB
[BSDL] ispCLOCK5308S 48引脚TQFP
1.00 3/1/2007 BSM. 10.3 KB.
[BSDL ISC] ISPCLOCK5316S 64引脚TQFP
1.00 3/1/2007 BSM. 17.2 KB.
[BSDL] ISPCLOCK5520V 100引脚TQFP
1.02 4/1/2005 BSM. 14.7 KB.
[BSDL] ispCLOCK5610v 48引脚TQFP
1.01 6/1/2005 BSM. 13.2 KB.
[BSDL ISC] ispCLOCK5520v 100引脚TQFP
1.00 4/1/2005 BSM. 19.1 KB
[BSDL] ISPCLOCK5410D 64引脚TQFP
1.00 1/1/2009 BSM. 13 KB
[BSDL ISC] ISPCLOCK5610AV 48引脚TQFP
1.01 4/21/2006 BSM. 18.4 KB.
[BSDL ISC] ispCLOCK5320S 64引脚TQFP
1.00 3/1/2007 BSM. 17.4 KB
[BSDL] ispCLOCK5620v 100引脚TQFP
1.01 6/1/2005 BSM. 15.2 KB.
[BSDL] ispCLOCK5510v 48引脚TQFP
1.02 4/1/2005 BSM. 13.4 KB.
标题 数量 版本 日期 格式 大小
(宜必思)ispPAC-CLK5304S / 5308 / 5312 / 5316年代5320年代
0.2 2/1/2007 肠易激综合症 11.6 MB
宜必思ispPAC-CLK5610AV / 5620 av
0.3 2006年7月1日 宜必思 11.8 MB

*点击“更改通知我”按钮,表示您同意接收您所选文件的更改通知。

サポート

技术サポート

サポートが必要な方はこちらまで

ライセンス

ソフトウェア,IPライセンスが必要なはこちらまで

品質と信頼性

疑問に関する参考資料

像大多数网站一样,我们使用cookie和类似的技术来增强用户体验。我们也允许第三方在我们的网站上放置cookie。继续使用本网站,即表示您同意使用我们所述的cookieCookie政策