ispclock.

クロックマネージャデバイス

ispclockデバイスですべてを置き换えるのに,ゼロ遅延バッファ,ファンファンバッファ,终端抵抗,遅延遅延,および蛇クロックトレイアウトででですかですですかかかか?

停止した时尚でさえ,1日に2回,正确时空をます-ispclockデバイスデバイス,复码のクロック周波数号生成し,异なるシグナリング要件持つクロックネットをするにシステム内でプログラムこと可以です。

タイムストリーム - クロック·トレースクロックののののののししし,トレースインピーダンスを正确にさ,クロック·ネットを异なる信号要件駆すべてがますます。

  • 複数のフォーマットで利用可能:クロック生成用ispClock5600A,差動クロック分配用ispClock5400D,シングルエンドクロック分配用ispClock5300S
  • ボード空间を削减-1つのispclockがが数の种类のクロックデバイス置き换え可以
  • 最大サイクル·サイクル·ジッタ70 ps(ピーク·ピーク)
  • 最大位相ジッタ50 ps
  • LVTTL,LVCMOS,SSTL,HSTL,LVDS,VPECL,Diff。sstl,diff。HSTL.

リンクに飞翔

ファミリーテーブル

ispclock制品ファミリ选択ガイド

ispClock5600Aファミリ ispclock5400dファミリ ispClock5300Sファミリ
出力 20÷10. 10もしくは6 20日,16日,12日,8もしくは4
入力动作周波 8から400 mhz 50÷400MHz. 8¼267MHz.
出力动作周波 4÷400MHz. 50÷400MHz. 5から267 mhz
VCOオペレーション 320÷800MHz. 400÷800MHz. 160÷400MHz.
拡散スペクトル互换性 あり あり あり
シングルエンドファンアウトバッファーインターフェース LVTTL,LVCMOS,HSTL,EHSTL,SSTL なし LVTTL,LVCMOS,HSTL,EHSTL,SSTL
シングルエンドクロックリファレンスおよびフィードバックインターフェース LVTTL,LVCMOS,SSTL,HSTL lvcmos. LVTTL,LVCMOS,HSTL,EHSTL,SSTL
差动词アウトインターフェース SSTL,HSTL,LVDS,LVPECL Lvds, lvpecl, hstl, sstl, hcsl, MLVDS なし
差动クロックリファレンスおよびフィードバックインターフェース HSTL,SSTL,LVDS,LVPECL Lvds, lvpecl, hstl, sstl, hcsl, MLVDS LVDS,LVPECL,HSTL,SSTL
锁相环フィードバックの種類 内部/外部 内部/外部 外部
M,N分周器 1¼40のカウント なし なし
V分周器数 5. 4. 3.
V分周器カウントレンジ 2°80(2ステップ) 2から16(2の累乘で) 1÷32(2の累乘で)
最大サイクルジッタ 70 ps(ピーク必经ピーク) 29ps(ピーク - ピーク) 70 ps(ピーク必经ピーク)
最大周期ジッタ(RMS) 12 ps 2.5 ps 12 ps
最大位相ジッタ(rms) 50 ps 6ps典型。 50 ps
最大静的位相オフセット -100psから200ps -5psから95ps -40psから100ps.
生成される周波数 5. 4. 3.
可编程相位倾斜 156 psから12 ns 156 psから12 ns 156psから5ns.
プログラム可能な位相スキュー なし 0psから288ps なし
ファンアウトバッファーモード なし あり あり
プログラム可能な 40から70Ω& 20Ω設定 なし 40から70Ω& 20Ω設定

デザインリソース

IP&リファレンスデザイン

プレテスト,再利用可驾驶机械を利用して设计の力を軽减

アプリケーションノート

当社のFPGA,開発ボードのラインナップを最大活用する方法

ソフトウェア

使いやすい设计设计フローフロー完全

開発キット&ボード

当社の开启キットとボードで设计プロセス合理化学

プログラミングハードウェア

当社のプログラミングハードウェアで·プログラミング,インサーキット再构成の负担を

ドキュメント

快速参考
技术资源
信息资源
下载
标题 数字 版本 日期 格式 尺寸
ispClock5620A评估板:ispPAC-CLK5620A-EV1
描述了ISPPAC-CLK5620A-EV1评估板的特征和操作。
AN6072 3/1/2007 PDF. 929.7 KB.
接口ISPCLock5600A与参考时钟振荡器
AN6079. 01.0 8/6/2008 PDF. 513.5 KB.
ISPCLOCK5620评估板ISPPAC-CLK5620-EV1
AN6064 11/1/2004 PDF. 1019.1 KB
使用低成本CMOS振荡器作为SERDES应用的参考时钟bobappios下载地址
AN6080 01.1. 2/13/2012 PDF. 202.4 KB
使用ISPclock5400D差分时钟缓冲区驱动Serdes参考时钟
AN6081. 01.0 10/6/2009 PDF. 741.8 KB.
标题 数字 版本 日期 格式 尺寸
ispClock5300S数据表
DS1010 01.4 10/1/2007 PDF. 1.2 MB
iSpclock 5600家庭数据表修订历史记录
2/1/2005 PDF. 8 KB.
ispClock 5600A系列数据表
DS1019 01.4 6/3/2008 PDF. 969.3 KB
ISPCLOCK5400D家庭数据表
DS1025 01.3 12/14/2011 PDF. 1.6 MB.
标题 数字 版本 日期 格式 尺寸
ispClock5620A评估板:ispPAC-CLK5620A-EV1
描述了ISPPAC-CLK5620A-EV1评估板的特征和操作。
AN6072 3/1/2007 PDF. 929.7 KB.
接口ISPCLock5600A与参考时钟振荡器
AN6079. 01.0 8/6/2008 PDF. 513.5 KB.
ISPCLOCK5620评估板ISPPAC-CLK5620-EV1
AN6064 11/1/2004 PDF. 1019.1 KB
使用低成本CMOS振荡器作为SERDES应用的参考时钟bobappios下载地址
AN6080 01.1. 2/13/2012 PDF. 202.4 KB
使用ISPclock5400D差分时钟缓冲区驱动Serdes参考时钟
AN6081. 01.0 10/6/2009 PDF. 741.8 KB.
标题 数字 版本 日期 格式 尺寸
生成来自ISPCLOCK5400D差分时钟缓冲器参考设计的单端时钟源 - 文档
RD1069 1.0 1/22/2010 PDF. 171.3 KB.
从ISPCLOCK5400D差分时钟缓冲区生成单端时钟源 - 源代码
RD1069 1.0 1/22/2010 压缩 129.9 KB.
标题 数字 版本 日期 格式 尺寸
PCN06A-19成熟选择设备停止
2019年6月25日 PDF. 305.2 KB.
PCN07B-19 Unisem关闭
PCN07B-19. 11/26/2019 PDF. 348.2 KB.
PCN06C-11退出PCN06B-11
材料集
PCN06C-11. 1.0 2011年8月1日 PDF. 838.5 KB.
ACN03D-11退出ACN03C-11
材料集
ANC03D-11. 1 2011年4月1日 PDF. 796.6 KB.
PCN02A-15常见问题解答
2.0 6/18/2015 docx. 60.8 KB
PCN 02A-15受影响_opn_listing
停产
3.0 2015年8月1日 XLSX. 310.4 KB
PCN 02A-15 SNPB并选择成熟的家庭中断
1.0 6/18/2015 PDF. 316.9 KB
标题 数字 版本 日期 格式 尺寸
格子orcad捕获原理图文库(OLB)
此文件包含所有晶格产品的Orcad捕获原理图库(OLB文件类型)。此.zip文件还包括一个.xls工作表,其中包含OLB的内容列表。这些符号可用于帮助orcad原理图设计。
7.1. 6/23/2021 压缩 4.4 MB
标题 数字 版本 日期 格式 尺寸
Power Manager II和ispClock应用示例
I0191 2.0 8/1/2007 PDF. 456.1 KB.
ISPCLOCK5300S产品简报
I0193 1.0 10/31/2012 PDF. 1.1 MB
ispClock产品简短
I0168 6.0 12/5/2007 PDF. 611.2 KB
ISPCLOCK5400D产品简报
I0200. 1.0 2012年11月1日 PDF. 544.5 KB.
产品选择器指南
I0211 30.0 5/11/2021 PDF. 9.5 MB.
标题 数字 版本 日期 格式 尺寸
格子ispclock产品家庭资格摘要
一种 7/1/2009 PDF. 383.3 KB.
32 QFNS无铅设备材料含量
包括所有3个版本
D. 4/19/2016 PDF. 43.4 KB.
SN64_PAC.
rev c. 4/19/2018 PDF. 22 KB
TN64_PAC
rev d. 2018年2月7日 PDF. 23.1 KB
TN_VN48(PAC,M4A)
rev b. 2018年2月7日 PDF. 25.3 KB.
SN_SG48.
rev c1. 9/20/2019 PDF. 52.9 KB.
标题 数字 版本 日期 格式 尺寸
嵌入式系统中的动态电源管理
4/1/2005 PDF. 619.6 KB
标题 数字 版本 日期 格式 尺寸
[BSDL] ISPCLOCK5320S 64引脚TQFP
1.00 3/1/2007 BSM. 12.2 KB.
[BSDL] ISPCLOCK5610AV 48引脚TQFP
1.01 4/21/2006 BSM. 13.3 KB.
[BSDL ISC] ISPCLOCK5620AV 100引脚TQFP
1.01 4/21/2006 BSM. 20.1 KB.
[BSDL ISC] ISPCLOCK5312S 48引脚TQFP
1.00 3/1/2007 BSM. 15.7 KB.
[BSDL] ISPCLOCK5620AV 100引脚TQFP
1.01 4/21/2006 BSM. 15 KB.
[BSDL ISC] ISPCLOCK5510V 48引脚TQFP
1.00 4/1/2005 BSM. 17.8 KB
[BSDL ISC] ISPCLOCK5610V 48引脚TQFP
1.01 6/1/2005 BSM. 18.1 KB
[BSDL] ispCLOCK5316S 64引脚TQFP
1.00 3/1/2007 BSM. 12.3 KB.
[BSDL] ISPCLOCK5304S 48引脚TQFP
1.00 3/1/2007 BSM. 10 KB.
[BSDL] ISPCLOCK5406D 48引脚TQFP
1.00 1/1/2009 BSM. 12.3 KB.
[BSDL ISC] ISPCLOCK5304S 48引脚TQFP
1.00 3/1/2007 BSM. 15.4 KB.
[BSDL ISC] ISPCLOCK5620V 100引脚TQFP
1.02 6/1/2005 BSM. 19.8 KB
[BSDL ISC] ispCLOCK5308S 48引脚TQFP
1.00 3/1/2007 BSM. 15.4 KB.
[BSDL] ISPCLOCK5312S 48引脚TQFP
1.00 3/1/2007 BSM. 10.6 KB.
[BSDL] ISPCLOCK5308S 48引脚TQFP
1.00 3/1/2007 BSM. 10.3 KB.
[BSDL ISC] ISPCLOCK5316S 64引脚TQFP
1.00 3/1/2007 BSM. 17.2 KB.
[BSDL] ISPCLOCK5520V 100引脚TQFP
1.02 4/1/2005 BSM. 14.7 KB
[BSDL] ISPCLOCK5610V 48引脚TQFP
1.01 6/1/2005 BSM. 13.2 KB
[BSDL ISC] ISPCLOCK5520V 100引脚TQFP
1.00 4/1/2005 BSM. 19.1 KB.
[BSDL] ISPCLOCK5410D 64引脚TQFP
1.00 1/1/2009 BSM. 13 KB.
[BSDL ISC] ISPCLOCK5610AV 48引脚TQFP
1.01 4/21/2006 BSM. 18.4 KB.
[BSDL ISC] ispCLOCK5320S 64引脚TQFP
1.00 3/1/2007 BSM. 17.4 KB.
[BSDL] ispCLOCK5620v 100引脚TQFP
1.01 6/1/2005 BSM. 15.2 KB.
[BSDL] ISPCLOCK5510V 48引脚TQFP
1.02 4/1/2005 BSM. 13.4 KB.
标题 数字 版本 日期 格式 尺寸
[IBIS] ISPPAC-CLK5304S / 5308S / 5312S / 5316S / 5320S
0.2 2/1/2007 肠易激综合症 11.6 MB.
[IBIS] ISPPAC-CLK5610AV / 5620AV
0.3 7/1/2006 Ibis. 11.8 MB

*单击“通知”按钮“通知”按钮,您同意接收关于所选文档的更改的通知。

サポート

技術サポート

サポートが必要な方向はこちらまで

ライセンス

ソフトウェア、IPライセンスが必要な方はこちらまで

品牌牌信息性

疑問に関する参考資料

与大多数网站一样,我们使用cookie和类似的技术来增强您的用户体验。我们还允许第三方在我们的网站上放置Cookie。通过继续使用本网站,您同意使用cookie,如我们所述饼干的政策